This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA2xx DDR 硬件调平超时

Guru**** 2553450 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/617003/tda2xx-ddr-hardware-leveling-timeout

大家好、

我现在使用的是 TDA2x EVB (Vayu)、其 DDR 为 MT41K512M16HA-125、而我自己的生产板使用 的 是 W632GU6KB12K。

在 SBL 中的 EMIF_Config()期间,我得到了一个硬件调平超时。 我发现  SDRAM 状态寄存器的位4和位6为1。 因此 、它是读取 DQS 门训练超时和 写入调平超时。

我找到了 A 相关链接、但无法访问其中的 doc 链接。

(e2e.ti.com/.../307980

TI 是否有一些新的用户调试指南? 如何处理超时异常?

我的 VisionSDK 版本为2.9.1.0。  我仅在所有内核上使用 BIOS。

谢谢。