This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3352:仿真问题

Guru**** 2554950 points
Other Parts Discussed in Thread: AM3352

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/616104/am3352-simulation-issues

器件型号:AM3352

你好

我正在进行 HyperLynx 的 DDR3仿真。

现在 、我在参数设置过程中遇到了一些问题。

1) 1)它提到引脚 D2和 D1未在 IBIS 模块中定义为差分对。

2) 2)在 ODT IBIS 模块选择器期间、不能将 DQS 和 DQS#选择为相同的模型、则会报告为错误

有人可以帮助我吗?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    IBIS 专家已收到通知。 他们将在这里作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!
    1) 1) AM3352的时钟实际上不是由差分输出驱动器驱动的。 CK 和 CKN 信号在逻辑内部生成、其中 CKN 是对 CK 的补充。 然后将其驱动出两个单独的单端驱动器。
    2) 2)我不确定 HyperLINX 是如何处理 ODT 的、但对于每个 ODT 值的读取和禁用 ODT 的写入、我们有不同的模型。 您需要为正在仿真的 ODT 选择正确的模型。
    此致、
    Bill