This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TCI6638K2K:用于 SPI 引导的引导模式引脚。

Guru**** 2560390 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/616202/tci6638k2k-bootmode-pins-for-spi-boot

器件型号:TCI6638K2K

我正在尝试选择正确的上拉/下拉电阻器来支持 TCI6638K2K 上的 SPI 引导模式。 我在 SPI 端口0的 CS0上有一个 SPI EEPROM。

我对引导模式[6](即 DEVSTAT[7])的定义感到很困难、该定义称为 NPRIn。

TCI6638K2K 数据表似乎指示它在4引脚或5引脚模式之间进行选择(这意味着3引脚或4引脚)。 它还表明它仅在 CS0和 CS0-CS3之间进行选择以进行驱动。 这是否是拼写错误?

NPB 有什么作用、我应该在 4引脚 SPI 模式下将其拉高还是拉低?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已通知工厂团队。 他们的反馈将在此处发布。

    此致、
    Yordan