This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2G02:系统时钟

Guru**** 2558250 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/611615/66ak2g02-system-clock

器件型号:66AK2G02

使用了以下函数、但如果您将 X'tal (24MHz)连接 到 SYSOSC_IN / SYSOSC_OUT 并设置"SYSCLKSEL =低电平(HF OSC)"、它是否不必向 SYSCLK_P / SYSCLK_N 提供时钟?

   引导模式-> QSPI

    EMIF -> DDR3L

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Miki、

    我已将此内容转发给硬件设计专家。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    SYSOSC_IN/OUT 引脚是连接到内部振荡器的外部主晶体接口引脚、该振荡器为所有 PLL 提供参考时钟。

    SYSCLK_P/SYSCLK_N 是可选引脚、为 PLL 提供参考时钟源。

    第 5.9.3.1.1节 OSC0外部晶体和 第5.9.3.1.3节66AK2G02的外部差动输入时钟回答您的问题:  

    当您将晶振连接到 SYSOSC_IN/OUT => SYSCLK_P/SYSCLK_N 时、不使用。  
      "一个外部晶振被连接至器件引脚(SYSOSC_IN 和 SYSOSC_OUT)。 在这种情况下、SYSCLK_P 和 SYSCLK_N 引脚未使用。"

    当您使用 SYSCLK_P/SYSCLK_N 作为 PLL 参考时钟的时钟源时=> SYSOSC_IN/OUT 未使用。  

      '可选的 LVDS 兼容时钟输入可替代内部振荡器来提供系统 LVDS 时钟。 图5-10所示为支持此功能的外部连接。 SYSCLK_P 和 SYSCLK_N 引脚连接到与 LVDS 兼容的时钟源。 SYSOSC_IN 和 SYSOSC_OUT 引脚保持未连接状态。"

    此致、  
    Yordan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢