This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5718:IDK 上的以太网 LED 极性

Guru**** 2558250 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/608418/am5718-ethernet-led-polarity-on-idk

器件型号:AM5718

您好!

在 AM571x IDK EVM (J12、U24和 J10、U21)上、千兆位以太网链路和活动 LED 的 LED 极性似乎是错误的。 KSZ9031RNX 使用逻辑"L"打开 LED。  我在 PHY 中找不到能够改变 LED 极性的寄存器。
EVM 团队的某个人是否可以确认或拒绝。

谢谢、此致、
Patrick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    IDK 正确。 该 PHY 具有两种 LED 引脚模式。 有关详细信息、请参阅 KSZ9031RN 数据表。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Biser、

    确实有两种 LED 模式。 但在我看来、这不会改变 LED 的极性。 LED 定义"开"始终具有逻辑低电平。 这意味着 LED 本应连接到 VETH0_DVDDH 而不是 DGND。 我很确定、即使没有有效链路、LED 也会在上电后亮起。 BUR 可能是我监控了一个可以改变极性的设置。
    关于 LED_MODE:引脚41上可能还缺少上拉或下拉电阻器、用于设置单 LED 模式或三色双 LED 模式。 在不使用电阻器时、我没有看到默认自举。

    此致、
    Patrick
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Patrick、

    请参阅 《AM571x 工业开发套件(IDK)评估模块(EVM)硬件 用户指南》(SPRUI97A)附录中列出的以下已知缺陷。  我认为它可以解决您的问题。

    A.14 U9和 U15的 PHY 地址 LSB 可能被错误锁存

    U9和 U15的 PHY 地址 LSB 由期间 PHY COL 引脚的信号电平确定

    复位释放。 PHY 有一个连接到该引脚的下拉电阻器、用于锁存值0。

    遗憾的是、该引脚还连接到将信号拉至的 RJ-45连接器 LED 之一

    在复位时间内、未定义的电压约为1.4V。 因此、PHY 地址可能会错误地锁存 A

    值为1。 LED 电路应配置为高电平有效指示以及与 LED 的连接

    阴极接地时反向。 这样就可以正确锁存地址的 LSB。

    更多信息、请参阅《TLK1XX 设计和布局指南》应用报告(SLVA531)的第6节

    信息。 当前的软件权变措施使用下拉电阻器对 RXLINK 引脚进行编程、然后

    从 GPIO 脉冲 PHY 复位、使其正确锁定 PHY 地址。

    Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tom、

    不、我将讨论 U21和 U24周围的千兆位以太网 LED。 我认为以下内容不匹配:

    此致、
    Patrick

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Patrick、

    我同意您的评估。  引脚41应连接一个上拉电阻器、LED 应与阳极正确连接至 VCC、以便在状态输出引脚变为低电平时亮起、如表所示。  我们将把它添加到文档中。

    Tom