请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS320C6678 工具/软件:TI-RTOS
你(们)好
我将" C:\ti\pdk_C6678_1_1_2_6\packages/ti\drv\examplpleProjects\SRIO_TputBenchmarkingTestProject "设置为我的通过 SRIO 与 FPGA 进行通信的基本工程。
我完成了以下步骤:
1) 1)将正常模式宏设置为 false。
2) 2)将板设置为"board macro true"。
3) 3)在 Core0上加载程序、但发生了一些问题。
端口未初始化、我检查了 SPN_ERR_STAT、它的值为" 0x00000001 "。
问题1:
我应该如何解决这个问题? 我检查了更多状态寄存器、但无法解决问题。 请提供指导。
我希望 FPGA 成为 DSP 和 FPGA 之间通信的主器件、我发现 SP_GEN_CTL (0xB13C)的值为" 0x00000000 "。
问题2:
是否需要更改 SP_GEN_CTL 值?
问题3:
当 DSP 和 FPGA 之间的链路产生错误(未初始化)时、如何对其进行调试并解决问题?
此致