This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2H14:SPI 线路的外部上拉要求

Guru**** 2553260 points
Other Parts Discussed in Thread: 66AK2H14

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/609265/66ak2h14-external-pull-up-requirement-for-spi-lines

器件型号:66AK2H14

您好!

SOC 的 SPI 数据输入线路是否需要上拉电阻器?

我之所以提出这一问题、是因为66AK2H14的 EVB 具有一个用于  SOC_SSP0_MISO 信号的上拉电阻器( SPI0DIN、SOC 的 A26引脚)。

此致、

Madhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Madhu、

    您不需要在 SPI 线路上使用上拉电阻器。

    请参阅 KeyStone II 器件硬件设计指南(www.ti.com/.../sprabv0.pdf)中的第6.10节串行端口接口(SPI)以及原理图检查清单(processors.wiki.ti.com/.../Keystone_Multicore_Device_Family_Schematic_Checklist)。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Yordan、您好!

    感谢您的回复。

    我想知道在66AK2H14的 EVB 中连接上拉电阻的原因。

    此致、
    Madhu
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Madhu、

    我没有参与这个电路板的设计、所以我不能回答这个问题。 在某些定制情况下、为了避免输入引脚上的噪声、可以添加 pull、请参阅以下说明:

    e2e.ti.com/.../190323

    我已通知电路板设计人员进行详细说明。  

    但是、根据我的经验、我认为没有必要添加上拉至 SPI 线路。 即使我编写了软件 SPI 应用、我也没有启用内部上拉电阻器。

    此致、
    Yordan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    马德胡

    这可能是由于 MCU 文章中给出的原因而添加的。  只是为了确保输入永远不会悬空。  然而、SPIxDIN 引脚有一个内部下拉电阻器。  SPI0DIN 上的外部上拉电阻器不应存在。  其他 SPI 端口没有上拉电阻器。

    Tom