This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] RTOS/DRA718:VPE &放大器;IVA 性能

Guru**** 2611005 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/651615/rtos-dra718-vpe-iva-performance

器件型号:DRA718

工具/软件:TI-RTOS

你(们)好

 现在、我们需要编码2*1080p@30fps H264流、这将使用 VPE 和 IVA commonpont。
 
 此外,我们还需要显示两个2*1080p@30fps 视频(VID PIPE 分辨率为1920*1080,LCD 分辨率为1920*600)。
 
 但是,DDR 带宽似乎受到限制,当 VPE 和 IVA 进程2*1080p@30fps 视频时,某些帧将丢失。
 
 我们的 DDR 是2*16位,运行频率为666MHz,带宽约为5Gb/s

 我在本例中对理论带宽进行一些计算。 在我的情况下,它的成本为2GB/s,小于5GBs/2。
 
 我使用 omapconf 工具测试带宽。
 
 奇怪的是,VPE 模块的带宽约为336Mb/s (2*1080p@30fps 时为672Mb/s),高于理论值
 
  (1920×1080×30×2 + 1920×1080×3/2*30 = 118m + 90MB = 208MB)。 此值是否正确?
  
   从理论上讲、DDR 带宽可用于此过程、但在我们的情况下、帧会严重丢失。
 
 请帮您了解一下。
  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已将您的问题转交给一位专家征求意见。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!
    当 VPE 处于反交错模式时、它会在内部为其运动矢量缓冲器分配 CMA 区域。 此缓冲区大小取决于输入分辨率。 因此、这可能是 DDR 带宽大于理论值的原因之一。

    Ramprasad