This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2G12:从 ARM/DSP 到 GPMC 的互连

Guru**** 2609895 points
Other Parts Discussed in Thread: 66AK2G12

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/651583/66ak2g12-interconnect-from-arm-dsp-to-gpmc

器件型号:66AK2G12

您好!

让我谈谈66AK2Gx 的互连。

我的客户希望从 ARM/DSP 访问 GPMC。
这意味着 ARM/DSP 设置寄存器集。

我看到图3-2。 TeraNet_DMA 主从连接。
我了解 DSP 通过红线和访问 GPMC
ARM 通过蓝线访问 GPMC

这种理解是正确的??

此致
高贵须

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    C66x corepack 或 ARM corepack 与 GPMC 之间没有直接连接。
    但是、GPMC 通过 TeraNet 直接连接到 MSMC_0_SYS_MST 端口。 请参阅表3-3。 TeraNet DMA 连接矩阵。

    所以、是的、您的理解是正确的。 C66x 和 ARM 都可以通过 MSMC_0_SYS_MST 访问 GPMC。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Yordan

    我很抱歉。 很晚了。

    感谢您的回答、我理解了、但我还有另一个问题。

    您能告诉我 MSMC_0_SYS_MST 端口和 GPMC 之间的内部总线的方式吗?

    因为我的客户想知道内部总线速度。

    此致

    高贵须

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Hiroyasu:

    不确定" MSMC_0_SYS_MST 端口和 GPMC 之间的内部总线方式"是什么意思、但如第3.1.1节"系统互连概述"中所述:
    "器件中的所有模块和子系统通过系统互连相互通信。 它分为三个部分:主数据(TeraNet_DMA)、主配置(TeraNet_CFG)和始终开启(TeraNet_AON)互连。 这三个部分中的每一个部分都由多个 TeraNet 组成、它们是非阻塞交换结构、可实现快速无争用的内部数据移动。 它们还在主外设和从外设之间提供低延迟和并行数据传输"

    另请参见表3-3. TeraNet_DMA 连接矩阵显示 MSMC_0_SYS_MST 端口和 GPMC 之间存在直接连接。 还有一个 MPU (存储器保护单元)、您可以根据需要或应用需要对其进行配置。 TeraNet 中的内部交换机已预先配置为建立路径、您无法通过 SW 对其进行控制。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Yordan

    还可以 我知道它在 MSMC_0_SYS_MST 端口和 GPMC 之间具有直接连接。
    因此、我的客户想知道 MSMC_0_SYS_MST 端口和 GPMC 之间的内部总线时钟。
    是否可以回答这个问题?

    此致
    高贵须
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    请参阅图3-2。 TeraNet_DMA 主从连接和表3-2。 系统互连时钟和复位:
    MSMC_0_SYS_MST 和 GPMC 之间的路径通过:
    MSMC -> TeraNet _M_1_256_2 -> BR_MSMC_sys1 -> TeraNet _M_3_128_0 -> MPU_3 -> BR_MP_9 -> TeraNet _P_3_32_11 -> GPMC

    TeraNet 路径为 TeraNet _M_1_256_2、TeraNet _M_3_128_0和 TeraNet _P_3_32_11。 根据表3-2:
    TeraNet_M_1_256_2时钟频率等于 CHIP_CLK1
    TeraNet _M_3_128_0时钟频率等于 CHIP_CLK1/3
    TeraNet_P_3_32_11时钟频率等于 CHIP_CLK1

    CHIP_CLK1时钟频率为600MHz 或1GHz、如表5-1所示。 66AK2G12支持的最大频率数据表。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Yordan

    感谢您的热情支持!
    我明白了。

    此致
    高贵须