This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5728:DDR3时钟反相设置

Guru**** 2605725 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/649090/am5728-ddr3-clock-invert-setting

器件型号:AM5728

您好!

使用 DDR3 HW 调平时、是否需要根据 CLK 和 DQS 的迹线长度设置以下寄存器?

EMIF_DDR_PHY_CONTINL_1[18].PHY_INVER_CLKOUT  
EMIF_EXT_PHY_CONTINL_1[19:10].PHY_REG_CTRL_SLAVE_RAIENT1  
EMIF_EXT_PHY_CONTROL_1[9:0].PHY_REG_CTRL_SLAVE_RATIO0  

此设置是否仅在使用软件调平时有效?

此致、
新义郎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    已通知解除武装、复员和重返社会专家。 他们将在这里作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Tsuda-San

    请使用 AM57x EMIF 工具查看正确的设置。 链接在此处- www.ti.com/.../sprac36

    关于您的问题、无需为此设置配置工具。 该工具始终设置 EMIF_DDR_PHY_CONTINL_1[18].PHY_INVER_CLKOUT = 0x1、因此、EMIF_EXT_PHY_CONTINL_1[19:10].PHY_REG_CTRL_SLAVE_RATIO1
    EMIF_EXT_PHY_CONTROL_1[9:0].PHY_REG_CTRL_SLAVE_RATIO0将设置为0x100

    此致、Siva
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Siva、

    感谢您的快速回复。

    我知道、如果使用 AM572x EMIF 工具计算的值、phy_inver_clock_out 将始终为0x1。

    哪个寄存器反映了在 AM572x EMIF 工具的步骤2中输入的信息?

    此致、
    新义郎  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Tsuda-San

    使用硬件调平时不需要 Step2信息。 它仅适用于不建议用于 AM57x 的 SW 调平。 如果您有任何其他问题、请告诉我。

    此致、Siva
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Siva、

    感谢你的答复。
    使用硬件调平时、我了解无需设置步骤2。

    我们的客户正在创建新电路板。
    DDR3评估开始后、我可能会再次询问您。
    我期待你届时的支持。

    此致、
    新义郎