This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA2Ex DDR3L 复位

Guru**** 2589280 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/640307/tda2ex-ddr3l-reset

大家好、

查看 Micron DDR3L 存储器数据表、可以看到一个名为 tRPS 的参数、该参数定义了 Vdd 稳定后、复位脉冲必须介于0 < t < 200ms 之间(RESET# LOW to power supplies stable)。

在测试台上、我测量到该脉冲为250ms、超出规格。

我的问题是:TDA 上有一个寄存器允许我控制 DDR1_rst 脉冲?

谢谢。

此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Javier 好、

    我已将您的问题转交给 DDR 专家。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    否、没有这样的寄存器来控制 DDR1_rst 脉冲。

    此外、您能否要求存储器供应商 对此参数进行澄清?  在 VDD 稳定后、RESET#应置为有效(驱动为低电平)的时间应长超过200ms。 例如、JESD79-3F 提供了以下文本、其中规定 RESET #需要保持至少200us 的稳定功率。

    3.3复位和初始化过程

    3.3.1上电初始化序列

    上电和初始化需要以下序列。

    1.加电(建议将复位#保持在0.2 x VDD 以下;所有其它输入可能为

    未定义)。 需要使用稳定的电源将 RESET#保持在200us 以下。

    此致、
    Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Javier、

    我认为 tRPSmax=200ms 表示300mV 至 VDDmin 之间的电压斜坡时间不能大于200ms、并且要求 DDR 器件的 RESET 引脚在功率上升时保持低电平。 您将看到、RESET 引脚在电源斜升时保持低电平、直到 SW 触发 DDR 初始化序列。 对于复位保持低电平的时间没有最大限制。

    请检查电源斜升时间是否大于200ms。 如果是、则违反。

    此致

    Rajesh Veettil

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我认为您所讨论的参数称为 tVDDPR (开始电源斜坡至电源稳定)。

    谢谢。
    B.R.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Javier 好、

    请从内存供应商处获得有关 tRPS 参数的说明。 据我所知、这不是 DDR3 JEDEC 规范中定义的参数。  

    BR

    Rajesh Veettil。