This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C5517:紧急:确认 I2S_CLK 的上升沿或故障沿

Guru**** 2589280 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/639646/tms320c5517-urgent-confirm-the-rising-edge-or-failing-edge-of-i2s_clk

器件型号:TMS320C5517

尊敬的 TI 专家:
请允许我确认以下问题。
[问题1]
当 I2S 用作从模式时、I2S_CLK 的上升/下降沿是否有任何规格/限制?


Backgournd。
根据我的客户、有一个情况是 I2S_DX 不是根据上升/下降沿时间生成的。 它们使用了以下硬件 ajd 寄存器设置 valuse。

-硬件
I2S2_CLK:2.048MHz (输入)
I2S2_FS:32kHz (输入)

-软件
I2S2SCTRL:0x8420
I2S2SRATE:0x001C
I2S2INTMASK:0x0003

我们在示波器上获得了从 I2S 捕获的波形。 因此、如果您能够检查它、请在私人邮件中通知我。

[问题2]
您是否见过这种现象?

[问题3]
如果是、您会告诉我应该的原因吗?

客户要求我们在日本时间的明天结束前提供答案。  因此、请在这次之前提供这些问题的答案。 请帮助我们...

此致。
Kaka

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好!

    我已通知设计团队。 他们的反馈将在此处发布。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好

    我们可以通过更改 I2S_FS 的时序来解决此问题。

    此致。
    Kaka