This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CCS/TDA3XEVM:CCS7中的 Geterogenus 项目

Guru**** 2595805 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/647370/ccs-tda3xevm-geterogeneus-projects-in-ccs7

器件型号:TDA3XEVM

工具/软件:Code Composer Studio


您能否帮助我澄清为 TDA3xx (ARM+DSP+EVE)创建 getterenogus CCS7调试项目的一些要点?

我想:

1) 1)双核 Cortex-M4的项目是 SMP 项目-一个代码和 SYS/BIOS 任务可被委派由特定的 ARM 内核执行、或者 BIOS 将会解除(Task_Affinity_none)。 任务关联性可以通过 Dinamically 更改。

2) 2) DSP 的项目是2个单独的项目-每个任务都链接到特定的 DSP 内核。
3) 3) EVE 项目是一个单独的项目。
4)可以在单个配置文件中完成配置、如"New CCS Project"-> Project template and Examples -> TI target examples -> Typical (单独的配置工程)所示。

5) 5) DDR3外部存储器和 OCMC SRAM 存储器在所有内核之间共享。

同步由程序员响应-邮箱或通用存储器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Alexander、

    我已将您的问题转交给一位专家征求意见。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    默认情况下、Cortex M4代码不是 SMP。 如果您想在 SMP 模式下使用此功能,则可以在配置中明确提及此功能。

    您认为 DSP 和 EVE 具有不同内核的单独项目是正确的。

    单个 CPU 可能需要不同的配置、例如、DSP 可能需要一些在 EVE/Cortex M4上不需要的 MAR 设置。 通用配置可放置在通用文件中、并包含在各个 CPU 特定的配置文件中。 初始设置就绪后、您可能需要手动进行这些更改。

    您对存储器也有正确的看法。 存储器在不同内核之间共享、软件开发人员应管理它们的共享方式。  

    您可以通过查看 TDA3x 上的 Vision SDK 实现来参考一些示例。

    谢谢、此致、

    Piyali