This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 66AK2H14:PCIe、SRIO、SGMII 峰-峰值电平?

Guru**** 2578945 points
Other Parts Discussed in Thread: 66AK2H14

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/744624/66ak2h14-pcie-srio-sgmii-vpeak-peak-levels

器件型号:66AK2H14

大家好、这个论坛上的专家可以快速提问。 66AK2H14上的 PCIe、SRIO 和 SGMII 的峰间电压是多少? 我已将 VDDAHV (串行 I/O)设置为1.8V、将 VDDALV (串行器/解串器模拟)设置为0.85V。

谢谢、

Joe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    所有这些信号都是 CML、我认为其摆幅为400mV、那么高电平是1.8V、低电平是1.4V 吗?
    Joe
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Joe、您好!

    这些是在兼容接口规范中指定的。

    对于 PCIe:PCI Express 基本规范、修订版本2.0: citeseerx.ist.psu.edu/.../download

    对于 CPSW:IEEE802.3: Ethernet.pdf 的 www.trincoll.edu/.../IEEE 标准

    对于这两个接口、摆幅均为400mV。 所以您的理解是正确的。 我只是想确保、如果需要、我会请硬件设计人员详细说明。

    此致、
    Yordan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Joe、

    如 Yordan 所述、电平需要符合存在的传输路径规范。  串行器/解串器接口的定义与 LVDS 不同、在 LVDS 接口中、您只需在 发送器和接收器处具有用于信号采样的最大和最小直流电平。  SERDES 中的传输信号电平是完全可调的、并且有一个波形整形滤波器可帮助减轻传输线路损耗。  接收器中有一个均衡器、该均衡器可再次添加增益和波形整形、以帮助解析传输的位流。  有关信号电平的最重要的细节是、您不希望在信号链中的任何点出现饱和、因为这会增加无法在均衡器中解析的非线性失真。  标准不需要 RX 均衡器的较低比特率具有接收器眼罩。  但是、需要均衡的更高位速率只会限制传输通道。

    Tom