This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OMAP-L138 LCDK、SYSCLK7使用标准发布的 GEL 文件超出范围

Guru**** 2553420 points
Other Parts Discussed in Thread: OMAP-L138

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/883374/omap-l138-lcdk-sysclk7-is-out-of-range-using-standard-issued-gel-file

主题中讨论的其他器件:OMAP-L138

您好!

我正在使用 OMAP-L138 LCDK 设置 PLL 值。  根据以下调用、使用 OMAP-L138 LCDK GEL 文件将内核设置为456MHz:

Set_Core_456MHz (){
DEVICE_PLL0 (0、18、0、0、1、11、5);
GEL_TextOut ("\tPLL0 init done for Core:456MHz、EMIFA:38MHz\n"、"输出"、1、1、1);

然而、当 PLLDIV7的值为5时、当使用1.3V NOM 内核电压时、我们得到的 SYSCLK7值为76MHz、大于 SPRS586J OMAP-L138数据表中表6-5中指定的50MHz 最大值。

这是 TI 提供的 GEL 文件、那么在本例中、这些设置是否会导致超出 SYSCLK7的最大值?

此致、

Robert

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Robert、

    在此处同意您的评估。 SYSCLK7值似乎是一个违反、并且似乎是一个从300MHz GEL 文件引入的错误、之前支持此文件、在该文件中、分频器将允许 SYSCLK7被设定为50MHz (最大值)。 对于456MHz (SYSCLK1)、您需要将该分频器更改为10、使其低于数据表建议的50MHz。  

    但是请注意、该时钟用作 SOC 上驱动到 EMAC 模块的时钟之一、因此您可以使用外部50MHz 晶体为 EMAC 计时、因此不使用该时钟 、因此从软件角度来看、它可能不会影响 EMAC 软件。

    感谢您将此事提请我们注意。

    此致、

    Rahul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。  是的、我在发布后看到 SYSCLK7基本上是我的应用中不关心的。  请注意、300MHz DDR 的 GEL 设置也是错误的、从而创建大于最大值的 SYSCLK3。

    此致、

    Robert