您好!
在 AM5716数据表(SPRS957I) 第158页中、QSPI_FCLK 允许的最大时钟为128MHz。
QSPI_FCLK 源自 QSPI_GFCLK、它可以是 FUNC_256M_CLK/2或 PER_QSPI_CLK 。 分频器为1、2或4。
根据技术参考手册(SPRUHZ7I)第7515页的说明、PER_QSPI_CLK 的 ROM 代码默认时钟设置为192MHz。
如技术参考手册(SPRUHZ7I)第7515页所示、FUNC_256M_CLK 的 ROM 代码默认时钟设置为256MHz。
对于 技术参考手册(SPRUHZ7I)第7540页、QSPI_SCLK 的 ROM 代码默认时钟设置为48MHz。
48MHz 只能从192MHz 而不能从128MHz (256MHz/2)生成。
QSPI_FCLK 的这个128MHz 限值是否是数据表中的一个拼写错误?
如果不是这样、ROM 代码如何为 QSPI_SCLK 生成此48MHz?
此致、
帕特里克