请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TDA4VH-Q1 - LPDDR4地址线路阻抗要求33欧姆、时钟线路阻抗要求66欧姆、两者都低于传统设计、原因是什么?
是否可以根据50欧姆的地址线路阻抗和100欧姆的时钟线路阻抗进行设计?
PCB 设计指南中没有涵盖 LPDDR4的指南、请提供有关 LPDDR4的指南。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
PCB 设计指南中没有有关 LPDDR4的指南、请提供 LPDDR4的指南。
请参阅以下文档了解 LPDDR4电路板设计和布线。
https://www.ti.com/lit/pdf/spracn9
此致、
凯文