This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM5728:从 ARM Linux 和 DSP1 TI-RTOS 访问 OCMC_RAM3、无 IPC 或 ShareRegion

Guru**** 2539500 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1307672/am5728-access-ocmc_ram3-from-arm-linux-and-dsp1-ti-rtos-without-ipc-or-shareregion

器件型号:AM5728

我们的应用程序将在 L2SRAM 上运行 DSP1应用程序。 由于存储器大小限制、我们希望在没有 IPC 或 CMEM 的情况下运行 ARM 和 DSP 应用程序,

但通过在 L3SRAM 中交换数据。 也就是说、每个处理器独立运行、并访问 L3SRAM 的不同区域。

目前、我已经尝试在 ARM Linux 端将 L3SRAM 映射为 shared 和 MS_sync、不使用 cache (缓存)(WB/cache_inv)、

结果似乎是 ARM/DSP 交换数据失败、没有同步。

您能给我一个例子来让 ARM/DSP 成功共享 LM3SRAM 吗? 如何禁用 ARM 和 DSP 上的缓存?

谢谢。

峰值