This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] J721S2XSOMXEVM:[J721S2XSOMXEVM] TIDL 非板层问题

Guru**** 2553260 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1384074/j721s2xsomxevm-j721s2xsomxevm-tidl-concat-layer-issue

器件型号:J721S2XSOMXEVM

工具与软件:

您好、TI 成员:

我们目前正在使用 TIDL RT 验证我们的网络模型。

我们在主机仿真模式下可以获得预期结果、但在相同环境下、目标模式下的结果不同。

使用当前的 PSDK 9.0版本时发生此问题、在 PSDK 8.6中、主机仿真模式和目标模式结果相同。

 通过比较每一层转储、不同的结果都是从凹板层开始的。

----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
NUM|TIDL 层名称|OUT 数据名称|GROUP |#Ins |#OUTS |Inbuf ID |Outbuf ID |In NCHW |OUT NCHW |MACS |
-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
81|TIDL_CustomLayer || 0| 3| 1| 74Q4 76Q1 60Q2 x x x x | 81Q2 | 1 1 256 640 | 1 32 256 1 | 0 |
114|TIDL_DataConvertLayer || 0| 1| 1|112Q0 x x x x x x |114Q2 | 1 4 256 1 | 1 4 256 1 | 4096 |
116|TIDL_ConcatLayer || 0| 2| 1| 81Q2 114Q2 x x x x X |116Q2 | 1 32 256 1 | 1 36 256 1 | 9216 |

输入0:TIDL_CustomLayer
输入1:TIDL_DataConvertLayer

输出:TIDL_ConcatLayer

 

e2e.ti.com/.../PSDK09.00.01.03_5F00_Host_5F00_Target_5F00_Dump.zip

我希望我可以在这个问题上获得帮助。

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    很抱歉响应延迟。 这对您来说仍然是阻止问题吗?

    根据我的理解、使用 SDK 8.6时、不会出现问题(主机仿真或目标)。 但是、在9.0 SDK 上、您在主机仿真中看到的是正确的输出、但在目标上运行时输出不同。  

    如果是、您是否能够使用9.2 SDK 进行测试、并查看结果是什么?

    在 debugTraceLevel =2的9.0 SDK 上运行时、是否还可以提供编译日志和推理日志?

    此致!

    Asha