https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1396421/tda4vm-uart-fifo
器件型号:TDA4VM工具与软件:
大家好!
我目前正在进行 UART 驱动程序开发、 我检查 Regis 的 TX_FIFO_FULL (位0) 之三 UART_SSR 等于0、即 FIFO 未满、我发送数据。
当我尝试循环逐一发送10个字节的数据时、TX_FIFO 已满、因此 无法写入多个字节的数据。
写入每个字节之间是否会引入任何延迟。 我不确定为什么写一个字节后 TX FIFO 就已满。 请提供答案。
此致
谢谢你
Manisha N G.