主题中讨论的其他器件: SK-AM64B
工具与软件:
您好!
我正在使用 AM6442设计具有以太网和 USB3的电路板。
我参考了器件数据表和 TRM、但我找不到 SERDES_REFCLK 时钟输入所需的规格。
您能否提供必要的规格?
此外、我认为 USB3只需要一个差动时钟通道。
如果有适合生成时钟的器件、您是否可以推荐它?
感谢您的帮助。
此致、
TK
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好!
我正在使用 AM6442设计具有以太网和 USB3的电路板。
我参考了器件数据表和 TRM、但我找不到 SERDES_REFCLK 时钟输入所需的规格。
您能否提供必要的规格?
此外、我认为 USB3只需要一个差动时钟通道。
如果有适合生成时钟的器件、您是否可以推荐它?
感谢您的帮助。
此致、
TK
您好、TK、
根据我与器件专家的讨论、请参阅以下输入
配置为 PCIe 接口的 SERDES0
25MHz 时钟- 当不使用以太网接口时为±100ppm
25MHz 时钟- 当不使用以太网接口时为±50ppm
对于所有要求(包括与该外设相关的时钟精度)、请遵循 PCIe 规范。
配置为 USB3.1 SuperSpeed 的 SERDES0
25MHz 时钟- 当不使用以太网接口时为±100ppm
25MHz 时钟- 当不使用以太网接口时为±50ppm
此致、
Sreenivasa
您好、Sreenivasa、
感谢您的详细解释。
查看 SK-AM64B 原理图后、似乎没有时钟连接到 SERDES0_REFCLK0。
我的初步质询是否基于误解、而无须提交 REFCLK?
如果我理解正确、那么将适当的晶体振荡器连接到 MCU_OSC0 (在本例中、以太网为25MHz±50ppm)就足够了。
此信息非常有用、意味着我可以避免实施不必要的 REFCLK 电路。
非常感谢您的帮助。
此致、
TK
这里有一些 E2E 参考可以提供帮助。
此致、
Sreenivasa