主题中讨论的其他器件:TDA4VH
工具与软件:
1、如何配置 ECC 模块来监控所有 DRR 故障? 您能否提供演示和故障注入测试演示? 非常感谢。
2、如何配置 ESM 模块位图? 当配置的 ECC 模块检测到错误时、可通过 ESM 输出错误。 您能否提供演示? 非常感谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
Unknown 说:如何配置 ECC 模块来监控所有 DRR 故障? 您能否提供演示和故障注入测试演示? 非常感谢。[/报价]您使用的是 SPL 还是 SBL 引导流程?
[quote userid="631402" url="~/support/processors-group/processors/f/processors-forum/1439297/tda4vh-q1-tda4vh-needs-ecc-protection-for-ddr-how-to-configure-it、如何配置 ESM 模块位图? 当配置的 ECC 模块检测到错误时、可通过 ESM 输出错误。 您能否提供演示? 非常感谢。[/报价]您可以参阅 SDL 示例、该示例是 TI SDK 产品的一部分-
此致、
Josiitaa.
您好!
目前、仅在 SPL 流中支持 DDR 测试上的 ECC。 TI SDK 的 PDK 中没有示例、但 您可以参考以下有关注入误差的指南-
此致、
Josiitaa.
e2e.ti.com/.../CDD_5F00_ECC.ce2e.ti.com/.../CDD_5F00_ECC.he2e.ti.com/.../ecc_5F00_func_5F00_define.h
您好!
上述代码中的 CddECC_Init 接口能否实现 ECC 保护 DDR 函数? 我指的是 SDL 示例
您好!
请查看 SDK RTOS 文档、下面的 DDR 内联 ECC 功能链接、看看这是否有用。
与 DDR 的内联 ECC 相关、但与 SDL ECC 略有不同。
此致、
kb