This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3357:PD MII 的内部 PU/MII 设置

Guru**** 2484615 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1445273/am3357-internal-pu-pd-setting-for-mii

器件型号:AM3357

工具与软件:

您好!

我希望您在下面进行确认。

*当我们使用 MII 接口与 EMAC 时,每个引脚是否有特定的内部上拉/下拉设置?

BR、  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 町田龙一

    谢谢你。

    对于 MAC 接口操作、我认为不需要任何拉电阻。

    当 MAC 连接到 EPHY 时、是否需要并行端接取决于 EPHY。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Sreenivasa:

    感谢您的答复。

    >对于 MAC 接口操作、我认为不需要任何拉取。
    我无法理解以上情况。 以上哪种情况适用?

    >当 MAC 接口连接到 EPHY 时、是否需要并行端接取决于 EPHY。

    您的意思是我们应该执行与以太网 PHY 相同的设置吗?

    BR、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 町田龙一

    关于 MAC 接口操作、我认为不需要任何拉取。
    我无法理解以上情况。 以下哪种情况将适用?

    MAC 接口拉取具有 EPHY 相关性。

    理念是确保处理器 IO 或连接的器件 IO 不会浮动。

    此致、

    Sreenivasa