This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6678:DDR3阻抗要求

Guru**** 2482225 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1448076/tms320c6678-ddr3-impedance-requirement

器件型号:TMS320C6678

工具与软件:

您好!

根据"Keystone 器件的 DDR3设计要求"(sprabi1d.pdf)、单端阻抗需要50欧姆+/-5%的阻抗。

我的客户问、是否可以将值放宽到50欧姆+/-10%。
要求+/-5%的原因是什么?

谢谢。此致、
田代浩一郎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我不了解5%的推荐背景知识、但典型的 PCB 制造阻抗容差为10%。   在设计中、阻抗应以50欧姆为目标、而不会发生变化(因为这会在加上制造公差后产生更大的阻抗变化)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Robert:

    感谢您的答复。
    我不确定我是否清楚地理解了您的答案。
    您的意思是可以放松+/-10%吗?

    谢谢。此致、
    田代浩一郎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我预计最大+/- 10%的阻抗变化是可以的。