This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRA821U:SerDes REFCLK

Guru**** 2482215 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1451437/dra821u-serdes-refclk

器件型号:DRA821U

工具与软件:

您好!

我的客户希望使用外部时钟作为串行器/解串器块的基准。 我们在 TRM 中找不到控制此功能的寄存器。

要选择外部时钟作为基准、应更改哪个寄存器?

此致、

Johan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Johan:

    请参阅该主题、看看它是否可以帮助回答您的问题?

    https://e2e.ti.com/support/processors-group/processors---internal/f/processors---internal-forum/1404721/am67-usb3-0-configuration-on-serdes0

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    感谢您的指导。 与3.2.3.11.6.3相关。 在 J7200在线 SDK 文档中的内部和外部参考时钟之间进行选择、是否建议将所有3个"已分配时钟-父级"全部更改为"已分配时钟-父级"?

    serdes0:SerDes@5060000{
    兼容="ti、j7200-SerDes-10g";
    .
    .
    .
    分配的时钟=<&SerDes_wiz0 TI_wiz_PLL0_REFCLK>、
    <&SerDes_wiz0 TI_wiz_PLL1_REFCLK>、
    <&SerDes_wiz0 TI_wiz_REFCLK_DIG>;
    ASSIGNED-CLOCKDNED =<&K3_CLKS 292 85>
    <&K3_CLKS 292 85>
    <&K3_CLKS 292 85>; 
    .
    .
    .
    }; 

    "....要使用外部参考时钟、必须将"Assigned-clock-parnents"属性设置为<&SerDes_REFCLK>"

    此致、

    Johan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Johan:

    我不确定 SDK 分配、那我来寻求帮助吧。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    J7200、是否建议将全部3个"已分配时钟-父级"全部更改为?

      对于 PLL0和 PLL1参考时钟、您只需要将其更改为"SERDES_REFCLK"、如下面的所述。
    e2e.ti.com/.../am67-usb3-0-configuration-on-serdes0

    此致、
    Sudheer