This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRA829J-Q1:PCIe 接收器检测

Guru**** 2478765 points
Other Parts Discussed in Thread: DRA829J-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1461529/dra829j-q1-pcie-receiver-detection

器件型号:DRA829J-Q1

工具与软件:

您好!  

我们使用 DRA829J-Q1作为 PCIe Root Complex、连接到 Artix Ultrascale+作为端点。

UltraScale 数据表指出、当远程发送器使用下降沿进行接收器检测时、需要动态切换接收器终端模式。

在 Jacinto 文档中、我找不到有关接收器检测边缘的信息。

Jacinto 是否使用上升沿或下降沿进行接收器检测?

此致、Peter

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Peter:

    PCIe 子系统的设计符合 PCIeRegistered基本规范4.0版(版本0.7)。 基于该规范、接收器检测序列引用:

    1. 在检测共模之前、发送器必须以稳定的电压启动
      相移。
    2. 发送器会根据更改 D+和 D-上的共模电压
      符合 VTX-RCV-DETECT 参数并与接收器检测一致
      由参数 ZRX - HIGH-IMP-DC-POS、ZRX-HIGH-IMP -界定的高阻抗
      DC-NEG、如表9-9. 根据线路变为的速率检测接收器
      添加新电压。

    我假设这意味着 PCIe 器件 通常使用电压上升的速率来确定是否正在使用通道、而不是边沿。

    此致、

    Takuma