This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SK-AM62A-LP:如何将 SoC 的功耗降低到最低水平(小于10mW)

Guru**** 2477065 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1462192/sk-am62a-lp-how-to-reduce-the-power-consumption-of-the-soc-to-minimum-level-less-than-10mw

器件型号:SK-AM62A-LP

工具与软件:

尊敬的 TI 团队:

在应用手册"AM62x 功耗"中、soc 在深度睡眠模式下的最小功耗约为 14.62mW。 但它仍然比其他低功耗 Cortex-A5/A53 MCU 大得多。 是否有任何方法可以将 功耗降低 至10mW 或5mW 以下? 例如、禁用 除唤醒块、soc  RTC 时钟工作等之外的所有内部功能块

此致、

水井

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Wells:

    让我们进一步细分总功耗:

    SoC_DVDD1V8、SoC_DVDD3V3和 VDDA_CORE 电源取决于系统、因为它们是 I/O 电源轨。 这意味着、定制电路板设计连接到处理器的任何外部器件都将影响这些电源轨的功耗。 本应用手册中的数据适用于 TI EVM、该 EVM 旨在启用尽可能多的外设、从而增加功耗。

    VDD_CORE、VDDR_CORE、VDD_LPDDR4电源是与 SoC 相关的电源轨。 这意味着这些测量在 TI EVM 和定制电路板设计之间应保持一致。 内核功率将始终在~5mW 左右。

    将这两个器件相加得出总功耗。


    此致、

    Anshu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Anshu:

    我明白了。 谢谢!

    水井