This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA4VH-Q1:1.8V 电源

Guru**** 2457760 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1481795/tda4vh-q1-1-8v-supplies

器件型号:TDA4VH-Q1

工具与软件:

根据组合的 MCU 域和主域上电时序、1.8V 电压同时开始斜升(在 T1)、那么在 PDN-3F 电源连接中、为什么 VDDA_MCU 1.8V 由 PMIC LDO4供电、VDD_MCUIO_1由 LDO1供电、而不是由已经为 SoC VDD_IO 1.8V 供电的 PMIC Buck4供电?
如果作为模拟电源的 VDDA_MCU 需要由 LDO4供电、VDD_MCUIO 是否有一些类似(噪声)要求?

此外、对于 PDN-3F、为何要从其自己的分立式 LDO 提供1.8V VDDA_PHY 和 VDDA_PLL? 或者它们是否可以组合到一个 LDO 中?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    所有问题的答案都是 PDN-3F 是"隔离的 PDN 方案"。 我所说的隔离式是指 SoC 的 MCU 和主输入电源均可通过不同的电源独立供电。 这允许"防止 干扰"(FFI)在一个电源资源或电源轨遇到问题时、MCU 和主处理域都不会受到影响。  

    "分组 PDN 方案"通过 组合的/公共电源 (稳压器、电源轨等)为 SoC 的 MCU 和主输入电源供电。 该方法减少了电源资源的数量、但不启用 FFI、从而可能会导致单个故障 同时影响 MCU 和主处理域。

    隔离式 PDN 定义为 PDN-3A 至-3F

    分组 PDN 定义为 PDN-3G 至-3M

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您发送编修。

    在哪里可以找到 PDN-3G 至-3M 的最新信息?