工具/软件:
你好
我 使用连接到 Xilinx ZCU102开发板的 AFE7950EVM 成功实现了"TI ZCU102 8b10b"工程 ZCU102_AFE79xx_8b10b_10Gbps。 在此参考工程中、有8个通道
该工程使用以下设置:
- fpgaRefClk = 122.88
- FRef = 491.52
- FadcRx = 2949.12
- FadcFb = 2949.12
- Fdac = 2949.12*4.
- LMFSHd = 44210
- K = 32
- LvdsSync =假
我遵循 TI204c-Setup.docx:
- 打开 ZCU102的电源
- 打开 AFE7950EVM 的电源
- 打开 Latte
- 运行 setup.py
- 运行 devInit.py
- 运行 ConfigLmk.py
- 对 FPGA 进行编程
- 释放 MASTER_RESET_n -> 1
- 释放 TX_RESET -> 0
- 运行 ConfigAfe.py
- 释放 RX_RESET -> 0
我 正确修改了一些 IP/文件以符合我的目标、例如 GT 和 PLL、jesd_link_params.vh 文件和 constraints.xdc 文件。 我的目标如下:
- fpgaRefClk = 245.76
- FRef = 245.76
- FadcRx = 2457.6.
- FadcFb = 2457.6.
- Fdac = 2457.6*4.
- LMFSHd = 24410
- K = 16
- LvdsSync =假
我将 GT 配置更改为:
我将 PLL 配置更改为:
我在 jesd_link_params.vh 中更改 JESD 参数:
我更改约束文件:
我看到 refdesign_TX.SV 中的 IQ 映射如下:
对于64位映射 LMFSHd = 24410、是否必须更改此 IQ 映射?
在哪个文件中可以找到 IQ 映射表?