This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:AFE7950EVM+ZCU102

Guru**** 2338600 points
Other Parts Discussed in Thread: AFE7950EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1510456/afe7950evm-afe7950evm-zcu102

器件型号:AFE7950EVM

工具/软件:

你好

 使用连接到 Xilinx ZCU102开发板的 AFE7950EVM 成功实现了"TI ZCU102 8b10b"工程 ZCU102_AFE79xx_8b10b_10Gbps。 在此参考工程中、有8个通道
该工程使用以下设置:
 - fpgaRefClk = 122.88
 - FRef        = 491.52
 - FadcRx     = 2949.12
 - FadcFb   = 2949.12
 - Fdac       = 2949.12*4.
 - LMFSHd  = 44210
 - K           = 32
 - LvdsSync  =假

我遵循 TI204c-Setup.docx:

  1. 打开 ZCU102的电源
  2. 打开 AFE7950EVM 的电源
  3. 打开 Latte
  4. 运行 setup.py
  5. 运行 devInit.py
  6. 运行 ConfigLmk.py
  7. 对 FPGA 进行编程
  8. 释放 MASTER_RESET_n -> 1
  9. 释放 TX_RESET -> 0
  10. 运行 ConfigAfe.py
  11. 释放 RX_RESET -> 0

我 正确修改了一些 IP/文件以符合我的目标、例如 GT 和 PLL、jesd_link_params.vh 文件和 constraints.xdc 文件。 我的目标如下:
 - fpgaRefClk = 245.76
 - FRef        = 245.76
 - FadcRx     = 2457.6.
 - FadcFb   = 2457.6.
 - Fdac       = 2457.6*4.
 - LMFSHd  = 24410
 - K           = 16
 - LvdsSync  =假

我将 GT 配置更改为:


我将 PLL 配置更改为:

我在 jesd_link_params.vh 中更改 JESD 参数:

我更改约束文件:

我看到 refdesign_TX.SV 中的 IQ 映射如下:

对于64位映射 LMFSHd = 24410、是否必须更改此 IQ 映射?
在哪个文件中可以找到 IQ 映射表?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paolo:

    是的、随着 LMFS 的更改、IQ 映射需要更新。

    24410/48410的帧格式如下所示。

    此致、

    David Chaparro