请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AFE7950 主题中讨论的其他器件: LMX1205、AFE7906
工具/软件:
目前、我们正在评估使用大约 40 个 AFE7950 器件的系统。 我们正在考虑在实际制造器件时如何以实际方式同步所有通道的相位。
我们计划使用 JESD 204B 子类 1 通过 FPGA 进行数据传输、根据我的理解、必须严格遵守以下两个要求:
1、严格遵守器件时钟和 SYSREF 设置/保持时间规范
2.将设备时钟和 SYSREF 同时分配给所有 AFE
我们正在考虑按如下方式调整相位以解决这两点问题。 这是正确的吗? 如果有更有效的方法来调整相位、请建议。
任务
AFE79xx 有一个 SYSREF 时序检测器、因此我们计划通过 SPI 监测检测结果、并使用 LMX1205 等时钟缓冲器的相位调整功能来优化器件时钟和 SYSREF 之间的相位。
(这个 SYSREF 时序检测器是否都包含在所有 AFE79xx 器件中? 据我所知、AFE7906 数据表中仅提及该噪声。)
公式
执行 1 后、使用示波器监控每个 AFE 的 SYSREF、并使用 LMX1205 等时钟缓冲器的相位调整功能以相同的量调整器件时钟和 SYSREF。(由于器件时钟频率较高,我认为最好监控 SYSREF。)