This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:通道 0:1 的 SERDES-FIFO 错误

Guru**** 2747405 points

Other Parts Discussed in Thread: AFE7950EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1593978/afe7950evm-serdes-fifo-error-for-lane-0-1

器件型号: AFE7950EVM

您好、

我们正在努力将 PolarFire 与 AFE7950EVM 集成在一起。 对于 DAC、使用 LMFSH = 44210、K = 16 对 FPGA 进行编程。 AFE7950EVM 通过 Latte 脚本进行编程、LMFSH = 22210、因为在另一篇文章中看到应采用此方式(链接 e2e.ti.com/.../afe7950evm-error-los-indicator-for-serdes-loss-of-signal-lane-0-1) 。 在拿铁中使用 44210 对 LMFSH 进行编程之前,我们会得到一个用于(串行器/解串器信号丢失)通道 0:1 的 LOS 指示器。  

Latte 日志:

外部 Sysref 频率应是 2.56MHz 的整数因子

2T2R1F 编号:0

有效配置:true

LaneRateRx:2457.6.

LaneRateFb: 2457.6.

LaneRateTx:2457.6.

2T2R1F 编号:1.

有效配置:true

LaneRateRx:2457.6.

LaneRateFb: 2457.6.

LaneRateTx:2457.6.

LMK 时钟分频器 — 器件寄存器复位。

LMK 时钟分频器 — 器件寄存器复位。

从 LMK 源使用 refclock、确保电路板连接可以执行相同操作

LMK 和 FPGA 已配置。

donot_open_Atharv_full — 器件寄存器复位。

芯片类型:0xA

芯片 ID:0x78

芯片版本:0x11

AFE 复位完成

保险丝场加载自动加载成功完成

无自动加载错误

保险丝场加载自动加载成功完成

无自动加载错误

AFE MCU 唤醒完成并加载补丁。

PLL 已锁定

已配置 AFE PLL。

已配置 AFE SerDes。

已配置 AFE 数字链。

已配置 AFE TX Analog。

已配置 AFE RX Analog。

已配置 AFE FB 模拟。

已配置 AFE JESD。

已配置 AFE AGC。

已配置 AFE GPIO。

Sysref 按预期读取

############ 器件 DAC JESD-RX 0 链路状态###########

通道 0 的 SERDES-FIFO 错误:1

通道 1 的 SERDES-FIFO 错误:1

逗号对齐锁定通道 0:false;请检查发送器是否正在发送数据、眼图是否正常。

逗号对齐锁定通道 1:false;请检查发送器是否正在发送数据、眼图是否正常。

CS 状态 TX0:0b00000000。 预计为 0b00001010

FS 状态 TX0:0b00000000。 预计为 0b00000101

无法为器件 RX:0 建立链路;警报:0x3000

########################################

############ 器件 DAC JESD-RX 1 链路状态###########

(串行器/解串器信号丢失)通道 0 的 LOS 指示器:1.

通道 0 的 SERDES-FIFO 错误:1

(串行器/解串器信号丢失)通道 1 的 LOS 指示器:1.

通道 1 的 SERDES-FIFO 错误:1

逗号对齐锁定通道 0:false;请检查发送器是否正在发送数据、眼图是否正常。

逗号对齐锁定通道 1:false;请检查发送器是否正在发送数据、眼图是否正常。

CS 状态 TX0:0b00000000。 预计为 0b00001010

FS 状态 TX0:0b00000000。 预计为 0b00000101

无法为器件 RX:1 建立链路;警报:0x3300

########################################

AFE Configuration Complete

#=======

 

SYNC 引脚在配置中开始为低电平、变为高电平、低电平、在配置后保持高电平。

SYSREF 正在切换、但配置保持低电平后。

我还附加了我的 Latte 脚本。 请建议如何解决这些错误。  

ConfigAFE.txt 

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我已经解决了我的问题、AFE 侧的 FPGA 数据速率配置(FPGA 侧)和 SYNC 引脚配置存在问题。