This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7444EVM:AFE7444

Guru**** 2478765 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1074418/afe7444evm-afe7444

部件号:AFE7444EVM

您好,

我还在尝试执行以下配置。 但 RX 端我看不到 RX 同步。 请帮帮我

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Ganesh,

    未建立链路的一个可能原因是 FPGA 时钟可能未设置为正确的频率。 您能否验证 LMK 是否已编程为生成245.76MHz 时钟?

    执行您提到的步骤后 ,是否建立了 DAC 链路?

    此致,

    大卫·查帕罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大卫,你好。

    是的,我们正在尝试使用 EVM ,而 LMK 提供245.76 MHz 的时钟。 我们检查了这一点。  我们还将 FPGA ( KCU105) JESD phy 速率更改为9.8304 Gbps

    DAC 时钟(MHz)/ADC 时钟 DAC 采样率(GSPS)/ADC 采样 N (TX 分辨率)(以位为表示)   内插/小数 JESD204B 数据速率(MSPS)   LMFSHd L m f S 数据速率(Gbps) 每序列速率(Gbps)
    8847.36. 9. 16. 18. 491.52. 44210 4. 4. 2. 1. 39.3216. 9.8304
    2949.12. 3. 16. 6. 491.52. 44210 4. 4. 2. 1. 39.3216. 9.8304

    第一行用于 DAC,第二行用于 ADC。

    确定了是的 TX 数据,DAC 也给出了数据。 尽管我们已经很长时间没有检查过它。  

    请告诉我 LMFS 值是否正确。  

    此致,

    加内什·辛格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Ganesh,

    我建议验证 AFE7444EVM 和 KCU105之间的引脚映射是否正确。 如果通道映射或通道极性不正确,则 JESD 链路将无法正确建立。

    此致,

    大卫·查帕罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我先运行模式6,这在该模式下是完美的。

    之后,我改变了内插和小数化,然后它不会变。  

    因此设置和引脚映射正确。  

    在模式6和此模式下,我们是否需要任何其他的车道极性填充,请告诉我们。

    此致,

    加内什·辛格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Ganesh,

    正如我们本周的通话中所建议的,请使用 TI JESD IP 参考设计作为起点,并为此模式更新它。 如果您仍面临这方面的任何问题,我们可以进行调试。  

    此致,

    维杰