请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:AFE7950 “线程: AFE7900”中讨论的其它部件
您好,
系统的参考时钟为288MHz。
我的第一个计划 是将2304MHz 用于 ADC,将4608MHz 用于 DAC。 有可能吗?
我不确定内部 PLL 是否可以产生288MHz 的整数乘数。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
系统的参考时钟为288MHz。
我的第一个计划 是将2304MHz 用于 ADC,将4608MHz 用于 DAC。 有可能吗?
我不确定内部 PLL 是否可以产生288MHz 的整数乘数。
你好,Kim,
AFE7950的 VCO 范围在数据表第7.7节中给出。 4608MHz 的倍数不在任何有效的 VCO 范围内。
相反,您可以在这些采样率下使用 AE7900 (2304MSPS 的 ADC 和4608MSPS 的 DAC)。 AFE900的 VCO 范围 略有不同。 4608x 2=9216 MHz,其 VCO2频率范围为 AFE7900。
此致,
维杰