主题中讨论的其他部件:AFE7799
大家好,
当我们在同一PCB上使用多个AFE7799时,由于时钟分配网络存在某些不确定性,这些不同AFE7799收发器的RF输出信号之间可能存在相位差异 (例如 ,分配LO到收发器的传输线路不匹配,这种不匹配可能取决于温度)。 您是否有解决多芯片射频同步问题的解决方案? 通过这种方式,我们可以确保PCB上所有收发器的输出将相位同步。 如果您有解决方案,请分享推荐的多芯片同步解决方案的方框图。
Tamer Güdü 博士
ASELSAN A.S
土耳其
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好,
当我们在同一PCB上使用多个AFE7799时,由于时钟分配网络存在某些不确定性,这些不同AFE7799收发器的RF输出信号之间可能存在相位差异 (例如 ,分配LO到收发器的传输线路不匹配,这种不匹配可能取决于温度)。 您是否有解决多芯片射频同步问题的解决方案? 通过这种方式,我们可以确保PCB上所有收发器的输出将相位同步。 如果您有解决方案,请分享推荐的多芯片同步解决方案的方框图。
Tamer Güdü 博士
ASELSAN A.S
土耳其
您好,古杜博士,
以下是我们系统团队可能已向您传达的信息的摘要。 如果您需要进一步讨论,最好联系现场销售人员进行其他沟通,我们很乐意安排会议进行讨论。 E2E在披露高级NDA主题方面可能有限制。
如上所述,天线校准是在系统级别完成的,它涉及主机(FGPA或ASIC)控制和驱动多个设备,发送和接收测试信号以及估计校正系数。 我们的客户实施了自己的校准方案,我们只是帮助配置我们的设备。 例如,使用RX链校准RX空闲时间内的TX波束形成,使用TX链校准TX空闲时间内的RX波束形成等
此外,多个链之间的相位/振幅误差不仅由AFE77xx的内部LO确定,还由LO缓冲链,TX和RX链(AFE77xx内部和外部)等产生。 我们的设备通过sysref提供的是 具有确定性延迟的能力。 如何设置和使用sysref是我们可以明确提供和展示的内容。 如何在主板上排列校准电路,发送哪种信号类型,如何/在何处捕获信号,如何测量错误...超出了我们的典型支持范围,我们(DCC-WI)对此没有经验,因为这是系统级别和软件级别实施。