This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7900EVM:关于 AFE7900EVM 中的内部 AGC 配置

Guru**** 633810 points
Other Parts Discussed in Thread: AFE7900EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1111753/afe7900evm-regarding-internal-agc-configuration-in-afe7900evm

器件型号:AFE7900EVM

您好、支持团队、

下面是有关内部 AGC 配置的查询。

1) 1)我已经介绍了原理图并认识到 LNAB旁 路引脚(RXA、RXB、RXC、RXD)与 AFE7900EVM 板中的 CPLD 连接。AFE7900EVM 板的输出接头上没有引脚
为了控制所有4个通道的外部 LNA 旁路/使能、需要使用接头引脚、通过这些引脚、我可以向外部 LNA 提供电压控制。
因此、由于 RXA/RXB/RXC/RXD 旁路输出信号仅连接到 CPLD。 我是否需要使用 CPLD 作为缓冲器、通过 FMC 连接器将所有4个 RXA、RXB、RXC、RXD 旁路输出信号传输到 FPGA、然后使用 FPGA 接头引脚连接外部 LNA? 简 而言之,RXBypass 输出信号的接口需要与外部 LNA 连接,如何连接当输出信号不直接到达 NAY 接头时?

2) 2)如果可能、您是否有任何应用手册可以描述具有外部 LNA 控制的内部 AGC 机制? 那么它将非常有帮助。

3) 3)如配置指南中所示、使用内部 AGC 机制、可以绕过完整的 LNA 增益或部分增益、因此我可以选择可使用电压电平控制增益的 LNA。
我的输入范围从最小值到最大值都是动态的。因此我必须使用一个固定低增益 LNA 和另一个 LNA (具有可变增益、因为不能选择具有旁路/使能功能的固定增益 LNA)   
(示例:输入振幅      固定增益 LNA    可变增益 LNA      ADC 输入
          -40dBm           12dB                30dB            2dBm
          -18dBm           12dB                12dB             6dBm
            4dBm           12dB                旁路          16dBm
如上所示,由于我的输入范围变化也较低(-40dBm 至5dBm),因此不可能仅使用具有旁路和使能功能的 LNA
我需要使用 LNA、其中部分增益可根据要求实现旁路、全增益旁路和全增益使能。 为此 、提供的 VGA 有2种类型1)电压控制 VGA (其中使用1引脚电压变化、可以控制增益) 2) DVGA  

我在配置指南中找到的内容如下屏幕截图所示,即在内部 AGC 模式下,可以控制外部 DVGA。 但我不明白如何使用单个旁路控制 GPIO 引脚来控制外部 DVGA?  

因此、使用内部 AGC 模式可以控制外部 VGA 增益(以便在需要时可以绕过部分增益)、还是只能完全旁路或完全启用外部 LNA?

4)此外,我还从配置指南中发现,ALC (数字增益补偿)与内部 AGC 通过使用 lnagain 0和 lnaphase0来补偿等同于电流 DSA 衰减的增益以及外部 LNA 电流增益和相位。 因此,我认为,无需通过 GPIO 引脚或 SPI 读回当前 DSA 值和外部 LNA 状态,因为它正在使用 DGC 机制进行补偿,对吧? 请建议我的理解是否正确?

我认为,我在这里对内部 AGC 机制的主要困惑在于外部放大器控制(放大器应该具有可变增益的旁路/使能,而不是具有旁路/使能的固定增益)。 请尽快为上述问题列表提供指导、以便为我的应用最终确定外部放大器。

等待您的快速响应。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Maitry、

    我们将对此进行研究。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    上述要求是否有任何更新? 请您尽快提供指导和支持。因此、我们无法最终确定可 与内部 AGC 搭配使用的外部 DVGA/LNA。我们的项目将会延迟。请您以较高的频率查看此项目 优先级。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim、

    请您就上述案例提供反馈。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 Maitry、

    RX LNA 旁路引脚连接到原理图中的测试点(TP16、TP20、TP19和 TP21)。 这些测试点可用于将这些引脚与外部 LNA 连接。

    AFE79xx_ConfigurationGuide_SBAA417 的第5节详细介绍了 AGC 特性以及如何配置该块。 与 LNA 控制相关的信息也在同一个部分中。 我们没有单独的应用手册。  

    3.在30MHz 输入频率下、ADC 的最小满量程为-2.2dBm、最大满量程为17.8dBm。 可 使用大约-7.5dBm (最小满量程为-5.3dBF)至15dBm (最大满量程为-2.8dBF)的输入信号范围。 如果使用具有旁路的10dB 和22.5dB 固定增益:

    a:对于-40dBm 输入信号、满增益 ADC 输入将为-40+10+22.5 =-7.5dBm

    b.对于-17.5dBm 输入信号、满增益 ADC 输入将为-17.5+10+22.5 = 15dBm

    c. 对于-17.5dBm 输入信号、  旁路了22.5增益、ADC 输入将为-17.5+10 = -7.5dBm

    d. 对于5dBm 输入信号、   在22.5增益旁路的情况下、ADC 输入将为5+10 = 15dBm

    对于此简化示例、-17.5dBm 功率可以是旁路/启用22.5dB 增益的过渡点。

    如果您可以这样规划输入增益级、则可以使用具有 LNA 旁路的内部 AGC 模式。  

    配置指南中的 DVGA 相关信息从传统文档中复制过来。 内部 AGC 只支持一个带有一个引脚控制 的 LNA 旁路特性(针对每个接收通道)。 内部 AGC 不支持 DVGA 控制。 如果应用 必须需要外部 DVGA、则应使用外部 AGC 模式。 在这种情况下、DVGA 和 DSA 衰减应 由 FPGA 控制。  

    4.你是对的。 DGC 将补偿电流 DSA 衰减 以及可启用/旁路的 LNA 增益。  无需通过 GPIO 引脚或 SPI 读回当前 DSA 值和外部 LNA 状态

    此致、

    Vijay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vijay、

    非常感谢您的这一准确而详细的响应。  

    这清楚说明了外部增益控制的许多方面。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Vijay、

    还有一件事是、我没有找到 LNA 旁路输出的控制电压。  

    对于 DISABLE:控制电压是多少? 对于 ENABLE:输出控制电压是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    与所有其他 GPIO 一样 、LNA 旁路输出 采用1.8V CMOS 逻辑。 数据表中指定了 VOH 和 VOL。  

    此致、

    Vijay