This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7900EVM:关于使用 ZCU102评估板并使用 JESD IP 内核的 AFE7900EVM 配置

Guru**** 2389560 points
Other Parts Discussed in Thread: AFE7900EVM, AFE7900
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1108547/afe7900evm-regarding-the-afe7900evm-configuration-using-zcu102-eval-board-using-jesd-ip-core

器件型号:AFE7900EVM
主题中讨论的其他器件: AFE7900

您好、支持团队、

我们计划将 AFE7900EVM 与 ZCU102评估板配合使用、使用 JESD IP 内核和接口。 我已经详细介绍了这些信息、下面我有一些问题。

由于 AFE7900EVM 与 ZCU102连接,因此使用了 JESD IP 内核,而 AFE7900EVM 的配置和控制则通过 Latte GUI 完成。  

这意味着所有 AFE7900EVM 配置、例如 ADC 采样率、DDC 配置、NCO 频率选择、AGC 机制、抽取滤波器选择、 由 Latte GUI 配置的 I、Q 输出速率等,因此它将使用 Zynq 处理系统( PS )完成,对于 AFE7900EVM 的配置,不会使用 Zynq PL 资源? 我的理解是否正确? 请提供指导。

我了解的是、PL 资源将在 I、Q 检测后使用、并且完成的所有 AFE7900EVM 配置都是 PS。 请您提供支持。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    Latte 仅在 Windows PC 上运行。 要从 FPGA 配置 AFE、必须使用 Latte 生成的寄存器级文件通过 FPGA 对 AFE 进行编程。 PS 可用于将寄存器文件加载到 AFE。  

    JESD IP 仅使用 PL 来接收 ADC I/Q 样本并传输 DAC I/Q  样本。 AFE79xx secure 文件夹中提供了 JESD 示例。  

    此致、

    Vijay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    好的,这意味着对于 AFE7900EVM 的配置,不会使用 PL 资源,对吧?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    在具有 AFE7900的完全嵌入式系统中、以及 PS 中的 SPI 控制  器中、必须在 PL 中实例化 SPI 端口以驱动 AFE 的 SPI。  

    此致、

    Vijay