主题中讨论的其他器件: AFE7900、 TI-JESD204-IP
您好、支持团队、
我们计划将 AFE7900EVM 与 ZCU102 Xilinx 评估平台板配合使用。 对于 AFE7900EVM,我有以下查询列表,请向您提供指导和支持。
我们的主要要求。
ADC 采样率:500MSPS
ADC 分辨率:14位
输入射频频率:高达100MHz
同步 ADC 输入通道:四通道(4)
由于我们的频率范围要求低至100MHz、因此 AFE7900EVM 是一个合适的选择。 从 AFE7900数据表中、我发现有一个 ADC 采样率分频器(1、2、3、4、6或8)、 即、我了解的是、内部 ADC 时钟为3GSPS、然后我必须使用6分频来为 ADC 提供500MSPS 的采样率、对吧?
2.为了将 AFE7900EVM 连接到 Xilinx 平台(ZCU102)、我已申请访问 TI-JESD204-IP。 购买评估板即可免费使用此 IP 内核、或者 IP 内核有任何额外成本?
3.针对不同的组合(输入频率、ADC 采样率、NCO 频率和所选抽取率)给出了满量程输入功率 ADC 范围。 定义满量程输入功率 ADC 范围(例如、Fin= 60MHz、NCO freq=60MHz、ADC 采样率= 500MSPS、抽取率= 16)是否需要进行任何公式/计算?满量程输入功率 ADC 范围是多少?
4.我假设给定的满量程输入功率范围是单端的、平衡-非平衡变压器位于评估板中、对吧?
5、我的动态输入范围是10mVP-P 至1Vp-p (-36dBm 至4dBm)、所以我想需要使用 外部 VGA/DSA 来进入 ADC 输入的满量程功率范围? 对吧?
6.通过 AFE7900EVM 和 ZCU102评估板采购、可以免费获取所有其他支持资源、或者是否需要为任何资源支付额外费用?
请求您的快速支持和指导、以进一步选择 AFE7900EVM。