This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7900EVM:关于 AFE7900EVM 规格

Guru**** 2387830 points
Other Parts Discussed in Thread: AFE7900EVM, AFE7900, TI-JESD204-IP
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1105539/afe7900evm-regarding-afe7900evm-specifications

器件型号:AFE7900EVM
主题中讨论的其他器件: AFE7900TI-JESD204-IP

您好、支持团队、

我们计划将 AFE7900EVM 与 ZCU102 Xilinx 评估平台板配合使用。 对于 AFE7900EVM,我有以下查询列表,请向您提供指导和支持。

我们的主要要求。

ADC 采样率:500MSPS

ADC 分辨率:14位

输入射频频率:高达100MHz

同步 ADC 输入通道:四通道(4)  

由于我们的频率范围要求低至100MHz、因此 AFE7900EVM 是一个合适的选择。 从 AFE7900数据表中、我发现有一个 ADC 采样率分频器(1、2、3、4、6或8)、 即、我了解的是、内部 ADC 时钟为3GSPS、然后我必须使用6分频来为 ADC 提供500MSPS 的采样率、对吧?

2.为了将 AFE7900EVM 连接到 Xilinx 平台(ZCU102)、我已申请访问 TI-JESD204-IP。 购买评估板即可免费使用此 IP 内核、或者 IP 内核有任何额外成本?

3.针对不同的组合(输入频率、ADC 采样率、NCO 频率和所选抽取率)给出了满量程输入功率 ADC 范围。 定义满量程输入功率 ADC 范围(例如、Fin= 60MHz、NCO freq=60MHz、ADC 采样率= 500MSPS、抽取率= 16)是否需要进行任何公式/计算?满量程输入功率 ADC 范围是多少?

4.我假设给定的满量程输入功率范围是单端的、平衡-非平衡变压器位于评估板中、对吧?

5、我的动态输入范围是10mVP-P 至1Vp-p (-36dBm 至4dBm)、所以我想需要使用 外部 VGA/DSA 来进入 ADC 输入的满量程功率范围? 对吧?

6.通过 AFE7900EVM 和 ZCU102评估板采购、可以免费获取所有其他支持资源、或者是否需要为任何资源支付额外费用?

请求您的快速支持和指导、以进一步选择 AFE7900EVM。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、支持团队、

    已等待您对上述问题的答复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    1) 1)在 AFE 上、ADC 的采样率下限为1500MHz、因此您将无法以500MSPS 的速率直接采样。 但是、在1500MHz 或3000MHz 采样率下、您可以使用 DDC 实现500MSPS 数据速率。

    2) 2) IP 使用 TI 转换器是免版税的。

    3) 3)数据表中给出了 ADC 的满量程输入功率范围。 这些值主要取决于输入频率、如数据表中给出的数据点所示。 NCO 和抽取不会影响满量程范围、采样率对满量程范围的影响极小。

    4) 4)数据表中的给定满量程值用于器件引脚上的差分信号。

    5) 5)是的、您可以使用外部 VGA/DSA 进入 ADC 输入满量程功率范围。  RX 链还包括可编程 DSA、这一点可能会有所帮助。

    6)支持资源免费提供。  

    此致、

    David Chaparro  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、支持团队、

    感谢您的准确指导。 有一点、我仍然对 ADC 采样率感到困惑。  

    根据您对 ADC 采样率下限为1500MSPS 的说法,这意味着我们需要使用 Fadc 分频器,使 Fadc = 1500MSPS,对吧?

    在我认为可以使用 Fadc 分频器为 ADC 提供直接500 MSPS 采样率之前、我认为这是不正确的。

    我从您的回复中了解到,ADC (AFE79xx 内部)的最小采样率为1500MSPS。但 Rx 抽取率高达48X,因此我们可以使用抽取因子在 DDC 中抽取尽可能低的采样率。

    实际上、我们的基本要求是使用采样率最小为500MSPS 的 ADC、抽取后的最终输出速率要求为1MSPS。 但是、由于 AFE79XX ADC 下限为1500 MSPS、因此我们可以执行以下操作。

    ADC 采样率= 1500MSPS,DDC 抽取率选择=最高(48X)= DDC 输出速率= 31.25MSPS,然后进一步抽取高达1MSPS,我们需要在 FPGA 中执行此操作。  

    请告诉我、我的理解是否正确、我们是否可以按照上述方式进行操作、或者在这里是否存在任何误解?

    期待您的指导和支持。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    正确、最小采样率为1500MSPS、您可以使用48的抽取因子来实现 31.25MSPS 的输出速率。 如果需要较低的数据速率、您可以使用 FGPA 进一步抽取。

    此致、

    David Chaparro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的回答。