This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF89:用于交流耦合网络的 SYSREF 输入、固定 VOL 输入偏置设置

Guru**** 1821780 points
Other Parts Discussed in Thread: DAC38RF89, LMK04828, DAC38RF83
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1016552/dac38rf89-sysref-input-fixed-vol-input-bias-setup-for-ac-coupled-network

器件型号:DAC38RF89
主题中讨论的其他器件: LMK04828DAC38RF83

您好!  

我参考本文档第14页的第7.4节:  

https://www.ti.com/lit/an/slaa696/slaa696.pdf?ts=1600379502443&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FDAC38J84&_ticdt=MTYyNTA5MjU4NnwwMTY0Y2M1MWQ1ZmQwMDE5YTljMTczNmE5Mjc1MDMwNzIwMDI1MDZhMDBiZDB8R0ExLjIuMTExMDYyMTMwMi4xNTMyNDM2Mjc0fDA 

它提到使用一个 SYSREF+上具有1150欧姆上拉电阻和 SYSREF-上具有453欧姆下拉电阻的网络来在不驱动 SYSREF 时创建一个固定的 VOL。  

我想确认、这不是向后的吗? 如果您要上拉 SYSREF+而您要下拉 SYSREF-、这是否会在输入端产生正差分电压为+至-的 VOH 场景? 这是否会使 SYSREF 输入保持"有效"或逻辑高电平? 为什么不执行反向、将 SYSREF-拉至 SYSREF+上方以使 SYSREF 差分输入保持在逻辑低电平偏置、或在未置状态下在+至-之间的输入上使用负差分电压?

我已为 SYSREF 设置了具有~2.2V 共模和~0.75V 至1.2V 差分摆幅的驱动器、因此我认为需要使用交流耦合方法作为电阻分压器、将共模电压降至0.5V (DAC38RF89的 SYSREF 输入共模规格) 会导致过多的信号衰减

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Steven、

    你是对的。 我在这个问题上犯了一个错误。 这应该是 VOH。 请参阅下面的 TINA 仿真结果。  

     e2e.ti.com/.../SYSREF-_2D00_-autosave-15_2D00_12_2D00_31-09_5F00_24.TSC

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Kang。 我看到、当输入未被驱动时、您的仿真将输入偏置为"高"或"1"状态、这样 Vreceiver _p 比 Vreceiver _n 高~100mV  

    但是,我仍然不明白为什么我们要把输入偏置到这种状态,而不是相反状态? 当 SYSREF 驱动器处于"低电平"状态时或当输入未被驱动时、我们是否不希望输入具有逻辑低电平?

    在您的仿真中、前100us 的 Vdriver_n 为~2.2V、Vdriver_p 为~1.25V、这意味着 SYSREF 驱动器为低电平、SYSREF 由驱动器取消置位。 在此期间、Vreceiver p 比 Vreceiver 高出~100mV、我认为这意味着 SYSREF 在接收器上会被视为高电平。 这是否与我们在本例中所需的结果相反?  

    如果我在任何地方出错、请纠正我的问题。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Steve、

    目标是确保在 SYSREF 驱动器空闲状态期间、SYSREF 接收器未设置为"0V"差分的亚稳态。 当 SYSREF 驱动器处于空闲状态时、SYSREF 接收器侧的逻辑低电平或逻辑高电平均正常。  

    [引用 userid="342561" URL"~/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1016552/dac38rf89-sysref-input-fixed-vol-input-bias-setup-for-ac-coupled-network/3756624 #375664"]在您的仿真中、前100us 的 Vdriver_n 为~2.2V、Vdriver_p 为~1.25V、这意味着 SYSREF 驱动器为低电平、SYSREF 由驱动器取消置位。 在此期间、Vreceiver p 比 Vreceiver 高出~100mV、我认为这意味着 SYSREF 在接收器上会被视为高电平。 这是否与我们在本例中所需的结果相反?  [/报价]

    上述情况特定于 LMK04828驱动器、其中 SYSREF 驱动器空闲至逻辑低电平。 是的、在这种情况下、我建议 SYSREF 接收器也设置为逻辑低电平。 您需要仔细检查 SYSREF 驱动器的空闲状态、无论它是处于逻辑高电平还是逻辑低电平。

    最后、SYSREF 接收器会记录 SYSREF 的"上升沿"。 DAC38RF83具有编程寄存器、可在逻辑需要开始寄存 SYSREF 脉冲时启用。 您可以等待 SYSREF 稳定、然后启用编程寄存器来寄存 SYSREF 脉冲。