This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX8410L:LO 输出同步至混频器

Guru**** 1826070 points
Other Parts Discussed in Thread: LMX2594
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1131952/lmx8410l-lo-output-sync-to-the-mixer

器件型号:LMX8410L
主题中讨论的其他器件:LMX2594

我有一个 LMX8410的闭电路应用、其中 LO 输出用于驱动单独的升频 I/Q 混频器、其输出以某种方式环回 LMX8410。 主 LO 频率约为6HGz、因此我需要使用 I/Q 发生器的 DIT2模式。

问题是、当 LO 有效地设置为6HGz 左右的不同频率时、LO 输出似乎具有从 LMX8410内部混频器 LO 到 LMX8410内部混频器 LO 的90度随机移位时间。 在我的应用中、我可以看到相应的 I/Q 交换和移位。 我知道 LO 输出可以使用 VCO 通道分频器、而 I/Q 发生器的 DIV2模式有自己的分频器、因此可能存在这种偏差。

从数据表中、我收集到 LO 输出可以与 SYNC 信号同步、混频器只能在整个频率为 Fosc 时同步、这在我的应用中并不总是如此。 但是、我意识到 R80寄存器似乎可以解决混频器 LO 同步问题、尤其是 用于关闭从混频器 LO 到合成器的环路的 SYNC_PHASE_MIFLO 同步位的控制位看起来很有希望。  

 在 DIT2模式下、是否可以将 LO 输出同步到混频器、例如、当 Fosc 为0.1GHz 时、在6.000001GHz 时? 是否有机会了解有关如何使用  SYNC_PHASE_MIXLO 控制位的更多详细信息?

非常感谢、

David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    LMX8410L 数据表中可以将 LO_OUT 与与 LMX2594相同的 OSCin 同步。 使用您的工作频率(LO - 6.000001GHz 和 Fosc - 0.1GHz)时、这将进入类别- 3、需要外部同步、这对时间至关重要。

    而 I/Q 输出到 OSCin 的同步对于您的操作是不可能的、在这种情况下、它需要的 VCO 频率是 Fosc 的倍数、这在您的应用中是不可能的。

    对于6G LO 频率和100M OSCin 频率、可能会出现这种情况。

    谢谢!

    此致、

    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ajeet、

    感谢您的回复。 是否有机会了解 有关 SYNC_PHASE_MIXLO 控制位的更多详细信息? 在某些情况下、它可能会有所帮助。

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Deli、

    SYNC_PHASE_MIXLO 控制位启用混频 器 LO 回合成器、该合成器可以是"i" LOGEN /2或 LOGEN 多相、并在 PLL 环路中包含混频器。

    在这里、LO 输出也可以来自混频器"Q" LO、这将是混频器"I" LO 的90度相移。

    谢谢!

    此致、

    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ajeet、

    再次感谢您的回复。 该图看起来很有希望满足我的需求。 尽管我无法从数据表中找到确切的 LO OUT SEL 位、但我相信 R46寄存器中的是 LO_OUT_MUX。 但是、当您查看第43页的 R46寄存器、即 LO_OUT_MUX 时、它不提供混频器 Q LO 的设置。 我知道只有两种组合、因此我可能可以自己尝试和错误。 如果知道正确的方法、仍然会很好。

    此致、

    David  

    电源 如果有、我是否错过了该器件的应用手册? 或一段参考源代码?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    LO_OUT_MUX 是用于混频器 LO 输出选择的正确位、但它是隐藏的、在数据表中未提及。  

    LO_OUT_MUX 的0x2值将使混频器端口 LO。

    请尝试使用此设置。

    谢谢!

    此致、

    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ajeet、

    再次感谢您的帮助。 但是、LO_OUT_MUX 的0x2值不起作用。

    出于某种原因、从 TI 评估工具导出的寄存器值为0x07FC、用于链分频器的 LO 输出。 因此、我将其替换为0x07FE、然后 LO 引脚没有输出。 我尝试了0x0002和0x07FF、仍然不好。

    我附上了我的寄存器初始表、您是否想帮助查看我是否错过了任何内容? 或者、如果您可以将其加载到评估板、以查看您是否具有6GHz LO 输出。

    此致、

    David

    /*R127*/  0x7F0000
    /*R126*/, 0x7E8000
    /*R125*/, 0x7D0000
    /*R124*/, 0x7C0000
    /*R123*/, 0x7B0000
    /*R122*/, 0x7A0000
    /*R121*/, 0x790000
    /*R120*/, 0x780000
    /*R118*/, 0x760000
    /*R117*/, 0x7500C0
    /*R116*/, 0x740000
    /*R115*/, 0x730F00
    /*R114*/, 0x720000
    /*R113*/, 0x710000
    /*R112*/, 0x700000
    /*R111*/, 0x6F0000
    /*R110*/, 0x6E0000
    /*R109*/, 0x6D0000
    /*R108*/, 0x6C0000
    /*R107*/, 0x6B0000
    /*R106*/, 0x6A0000
    /*R103*/, 0x672C00
    /*R102*/, 0x660000
    /*R101*/, 0x650002
    /*R100*/, 0x640002
    /*R99*/, 0x630000
    /*R98*/, 0x620000
    /*R97*/, 0x610000
    /*R96*/, 0x609218
    /*R95*/, 0x5F0000
    /*R94*/, 0x5E8080
    /*R93*/, 0x5D0000
    /*R88*/, 0x580003
    /*R87*/, 0x570000
    /*R86*/, 0x560000
    /*R85*/, 0x550000
    /*R84*/, 0x540C80
    /*R83*/, 0x530020
    /*R82*/, 0x520A23
    /*R81*/, 0x510310
    /*R80*/, 0x500009
    /*R79*/, 0x4F0000
    /*R78*/, 0x4E0064
    /*R77*/, 0x4D0000
    /*R76*/, 0x4C000C
    /*R75*/, 0x4B0800
    /*R74*/, 0x4A0000
    /*R73*/, 0x49003F
    /*R72*/, 0x480001
    /*R71*/, 0x470081
    /*R70*/, 0x46C350
    /*R69*/, 0x450000
    /*R68*/, 0x4403E8
    /*R67*/, 0x430000
    /*R66*/, 0x4201F4
    /*R65*/, 0x410000
    /*R64*/, 0x401388
    /*R63*/, 0x3F0000
    /*R62*/, 0x3E0022
    /*R61*/, 0x3D00A8
    /*R60*/, 0x3C03E8
    /*R59*/, 0x3B0001
    /*R58*/, 0x3A8001
    /*R57*/, 0x390000
    /*R56*/, 0x380000
    /*R55*/, 0x370000
    /*R54*/, 0x360000
    /*R53*/, 0x350000
    /*R52*/, 0x340820
    /*R51*/, 0x330080
    /*R50*/, 0x320000
    /*R49*/, 0x314180
    /*R48*/, 0x300300
    /*R47*/, 0x2F0300
    /*R46*/, 0x2E07FC // change to support mixer LO output
    /*R44*/, 0x2C1F22
    /*R43*/, 0x2B0000
    /*R42*/, 0x2A0000
    /*R41*/, 0x290000
    /*R40*/, 0x280000
    /*R39*/, 0x272710
    /*R38*/, 0x260000
    /*R37*/, 0x258204
    /*R36*/, 0x240078
    /*R35*/, 0x230004
    /*R34*/, 0x220000
    /*R33*/, 0x211E21
    /*R32*/, 0x200393
    /*R31*/, 0x1F43EC
    /*R30*/, 0x1E318C
    /*R29*/, 0x1D318C
    /*R28*/, 0x1C0488
    /*R27*/, 0x1B0002
    /*R26*/, 0x1A0DB0
    /*R25*/, 0x190624
    /*R24*/, 0x18071A
    /*R23*/, 0x17007C
    /*R22*/, 0x160001
    /*R21*/, 0x150401
    /*R19*/, 0x1327B7
    /*R18*/, 0x120064
    /*R17*/, 0x1100FA
    /*R16*/, 0x100080
    /*R15*/, 0x0F064F
    /*R14*/, 0x0E13F0
    /*R13*/, 0x0D4000
    /*R12*/, 0x0C5001
    /*R11*/, 0x0B0018
    /*R10*/, 0x0A10D8
    /*R9*/, 0x090604
    /*R8*/, 0x082000
    /*R7*/, 0x0700B2
    /*R6*/, 0x06C802
    /*R5*/, 0x0500C8
    /*R4*/, 0x041943
    /*R3*/, 0x030642
    /*R2*/, 0x020500
    /*R1*/, 0x010808
    /*R0*/, 0x002010

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BTW、 如果我要在最后一个图中启用红色和黄色路径、您还可以确认寄存器值吗? 非常感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    我将检查评估板中的配置文件并返回给您。

    谢谢!

    此致、
    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ajeet、

    感谢您的观看。 您是否能够执行测试?

    由于我需要具有混频器 LO 的固定相位 LO 输出、因此以下任一解决方案都应解决我的问题、

    1) 1)从混频器获取 LO 输出;

    2) 2)将混频器 LO 置于 PLL 环路中、并希望通过这种方式将链分频器与混频器 LO 同步。

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    在上述配置中、您是否无法锁定 PLL 或无法从混频器中获取 LO?

    谢谢!

    此致、

    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ajeet、

    我没有关于任一配置的寄存器设置的详细信息。 您建议的混频器 LO 输出设置不会产生我之前的答复中提到的任何 LO 输出。

    因此、为了避免任何误解、我是否可以麻烦您提供用于启用混频器 LO 输出的完整寄存器设置? 和/或将混频器 LO 置于 PLL 环路中的设置。   

    非常感谢、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    因为这些函数不常用、因此未详细介绍。

    在这里、我要附加配置文件、该文件针对混频器 LO 输出"Q"使能和混频 器"I"反馈更新到合成器。

    e2e.ti.com/.../LMX8410L_5F00_MixerLO_5F00_Output.tcs

    这需要启用(已在配置文件中更新):

    SYNC_PHASE_MIXLO 、 SYNC_DRV2_EN 和 SYNC_DRV1_EN 位应为"1"、以启用返回合成器的混频器路径并从 LO 输出路径同步驱动器。 R80[11:9]-> 0x7

    2.由于反馈路径使用内部 div/2、需要更改 N 值(/2)以锁定 PLL。  

    3.用于 LO 输出的"Q"输出驱动器使能。 R80[7:8]-> 0x3

    4.使能混频器输出的 LO 输出多路复用器选择。 LO_OUT_MUX、R46[1:0]-> 0x2

    谢谢!

    此致、

    Ajeet Pal

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ajeet、

    再次感谢。 它似乎起作用。 我可以在 SA 上看到 LO 输出。 我将在明天的实验中运行它、以了解是否跟踪不同的 LO 频率设置。

    此外、我是否可以提出更多问题? R80 (0x50)中是否隐藏了一些控制位? 根据我的原始设置、它是0x0009、当我将 R46设置为0x07FE 时、LO 输出会注意到。 如果我复制此部件的寄存器设置、并将 R80设为0x0189、则 R46仍为0x07FE、并且存在混频器 LO 信号输出。 尽管这两个位确实起着重要作用、但它们在数据表中被标记为"保留"。 是否有机会对这些位的功能设置更多的光源?

    此致、

    David

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    没错。 R80[8:7]位被称为保留/隐藏且默认值"0"禁用了用于 LO 输出的"Q"输出驱动器/缓冲器。 如果希望从混频器 Q 启用 LO OUT、则需要将这些位更改为"1"、这在之前的回复中显示。

    类似地、对于 LO_OUT_MUX 设置、不会在混频器 LO OUT 的数据表中披露、而需要将输出设置为0x2。

    谢谢!

    此致、

    Ajeet Pal