This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DAC38RF80:多器件同步

Guru**** 2386610 points
Other Parts Discussed in Thread: DAC38RF80, DAC38RF82
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/937620/dac38rf80-multi-device-synchronization

器件型号:DAC38RF80
主题中讨论的其他器件: DAC38RF82

我们计划使用多个 DAC38RF80。     我已经阅读了有关多器件同步的数据表第8.3.9、8.3.10节。   当使用 DUC 和内部 DAC 时钟 PLL 时、它的工作原理是什么。   似乎 DUC 可以使用 SYSREF 进行同步、但我看不到有关其工作方式的详细说明。   此外、内部 PLL 如何同步、以便重复对齐其输出。   

注意:对于我们的应用、将使用高质量 JESD204B 时钟发生器生成 SYSREF 信号和低频输入 DACCLK 信号(~250MHz)。    我们将在 DAC38RF80中使用8倍或12倍内插、内部 DAC 时钟的最小值为6GHz。   

谢谢、
Scott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Scott、

    随附的文档都包含一些有关您尝试执行的操作的信息。 使其工作的关键是使用 SYNC 信号、SYSREF、所用 PLL 分频器和相对于 SYSREF 频率的 NCO 频率。

    有关使用 LMK 系列器件为时钟解决 方案提供选项的更多信息、可在高速时钟论坛上申请。  

    此致、

    Jim

    e2e.ti.com/.../Multi_2D00_Device-Sync.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、   感谢您提供相关信息。  对于我们的应用、有几个选择 DAC38RF8x 的器 件时钟:1)将器件时钟直接用作 DAC 采样时钟、或2)用作基准时钟、该基准时钟乘以内部 PLL 以生成采样时钟。   我们如何根据多个器件的输出相位对齐的精度和可重复性来量化每个器件?         

    由于我们正在设计定制发送器、因此我们可以选择最佳选项。   我们计划使用 LMK0428x (或等效器件)来生成器件时钟和 SYSREF; 使用4个以7.5Gbps 运行的串行器/解串器通道、DAC 的输入 IQ 数据速率为750MSPS。   我们将使用 DUC 内插 IQ 数据并将其提升到1GHz 左右的中心频率。   我们的插值率可以是4倍到12倍、其中较高的插值是将 DAC 图像进一步移出的首选。   就器件时钟速率而言,我们可以生成高达3GHz 的低抖动时钟速率,包括1500、750、500 ...的整数分频率。 MHz。   为了帮助满足 DAC 的设置和保持要求、我们可以严格控制器件时钟和进入 DAC 的 SYSREF 信号的长度匹配、并在时钟发生器内为时钟和/或 SYSREF 添加延迟。   

    对于方案1)、器件时钟= DAC 采样时钟= 3GSPS。  内部 PLL 被禁用。  这假设可以使用 DAC38RF82完成4倍插值。  注意: 其数据表显示它支持4倍插值、但不能说它是否在3GSPS 下工作。   此外、DAC38RF8x EVM GUI 不会将4x 列为 DAC38RF82的选项。    没有要同步的内部 PLL、但内插滤波器(输入速率为750MSPS)和 NCO 必须在器件之间同步。   此选项是否可行?
       
    对于选项2),设备时钟可以设置为3000、1500、750、500、... MHz。   使用内部 PLL 生成 DAC 采样时钟。   可使用8倍或12倍内插、DAC 采样时钟速率分别为6GSPS 或9GSPS。    如果器件时钟为500MHz 或更低、我们可以避免参考时钟和 PFD 块之间的"通过 N 提供"块同步。   这是否有助于简化同步并改善对齐?

    谢谢。
    Scott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Scott、

    DAC38RF82确实支持4倍插值、但要使用此插值、您只能使用实数输入、而不能使用 IQ 对。 此外、使用实数输入时、插值限制为1倍、2倍和4倍。 如果您尝试使用4倍插值和 IQ 数据、这可能会使该选项不可行。

    选项2和使用内部 PLL 可以极大地帮助同步、因为您可以使用频率较低的 SYSREF、这有助于满足设置和保持要求。

    此致、

    David Chaparro