请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AFE7950 有人能详细解释 AFE 中指定的确切确定性延迟是什么、以及我们如何在子类1中启用 SYSREF 的连续模式。
更详细地解释如果没有实现确定性延迟、会发生什么情况、数据降级、帧到达时间不一致或数据包及时但延迟即使在单个通道上也会持续变化?
谢谢。
da.
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
有人能详细解释 AFE 中指定的确切确定性延迟是什么、以及我们如何在子类1中启用 SYSREF 的连续模式。
更详细地解释如果没有实现确定性延迟、会发生什么情况、数据降级、帧到达时间不一致或数据包及时但延迟即使在单个通道上也会持续变化?
谢谢。
da.
大家好、DA!
如果 实现了确定性延迟、则从射频输入到 FPGA 中样片(在 JESD 输出端)的延迟将在多个下电上电周期和启动过程中保持不变。 使用外部 SYSREF 时、默认 AFE 配置位于子类1中。 只有当"ysParams.useSpiSysref'设置为"True"时、AFE 才不会使用外部 SYSREF、并且 无法保证确定性延迟。
如果 未实现确定性延迟、则只有延迟会在多个下电上电和 启动之间有所不同。 数据不会降级、并且帧间隔将保持一致。
此致、
Vijay