主题中讨论的其他器件: DAC38RF80
大家好、
客户有以下问题需要您的帮助。
1.将 DAC PLL 时钟用作串行器/解串器 PLL 参考信号(两个 DAC 内核以相同的方式启用和配置):
a.基本配置如下:
DAC CLK = 6G。
interp = 12。
L-M-F-S_HD = 4-2-1-1-1。
线速= 5G。
DACCLK 焊盘输入250MHz。
PLL_M = 6.
PLL_N = 1。
速率=一半(01)、MPY = 10。
MPY = 10。
b.问题说明如下:
首先、选择 DACCLK PAD 作为串行器/解串器 PLL 的参考时钟输入、并且 DAC38RF90正确输出信号;
其次、当基于同一项目使用 DAC PLL 的时钟作为串行器/解串器 PLL 的参考信号时、DAC38RF90没有信号输出、TX_SYNC 始终为0。 其中 SERDES_REFCLK_DIV 设置为6。
因此、请告诉我、选择 DAC PLL 的时钟信号还需要其他任何设置吗?
2.使用 VCO_1生成 DAC 内核时钟、使用 DACCLK 作为 SERDES PLL 的参考时钟、并且 DAC38RF90不输出信号(两个 DAC 内核以相同的方式启用和配置)。
c.基本配置如下:
DAC CLK = 9G。
interp = 12。
L-M-F-S_HD = 4-2-1-1-1。
线速率= 7.5g。
DACCLK 焊盘输入187.5MHz。
PLL_M = 12。
PLL_N = 1。
速率=满(00)、MPY = 10。
MPY = 10。
问题描述如下:
TX_SYNC[0]为0,TX_SYNC[1]= 1,然而,DAC38RF90通道1没有信号输出。
因此、存在以下问题:
1.是否需要任何其他设置才能使用 VCO_1?
2.是否需要其他设置将 DAC PLL 的时钟信号用作串行器/解串器 PLL 的参考时钟?
此致、
安妮