请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AFE7950 您好!
用户可以在参考时钟下设置内部 VCO 频率吗?
例如、所需的 VCO 输出为5GHz、基准时钟为100MHz。
AFE7950是否支持此要求?
谢谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 David:
根据 AFE79xx 脚本中设置的时钟参数(FRef、FadcRx、FadcFb 和 Fdac)、自动设置 AFE 内部 PLL 中使用的 VCO。 对于 AFE、可以使用100Mhz 基准、但请注意、为了获得最佳的相位噪声性能、参考时钟应尽可能接近500MHz (500MHz 是 AFE 内部 PLL 的最大 PFD 频率)。
此致、
大卫·查帕罗