在 AFE7900EVM 原理图中:
- 第9页 SYNCBINP0、SYNCBINM0连接到第19页的引脚 G12和 G13处的 FMC 连接器。
- 另一个 SYNCBIN 和 BOUNTS 连接到 H34、H35、F10、F11和 F19、F20。
切换到 ZCU102原理图:
- 第35-36页: H34、H35、F10、F11和 F19、F20全部未连接。
- G12和 G13被命名为 FMC_HPC1_LA08_P/N、它连接到引脚 AF3 (LA08_N)和 AE3 (LA08_P)。
在 FPGA 参考设计 ZCU102_AFE79xx_8b10b_10Gbps DesignFiles/Constraints.xdc 中:
- ADC_RX_SYNC_n 作为 LVCMOS18连接到 AE3
- DAC_TX_SYNC_n 作为 LVCMOS18连接到 AF3
最后、在同一参考设计中、DesignFiles/TI_204C_IP_Ref.sv:
- 输出线 ADC_Rx_SYNC_n
- 输入线 DAC_TX_SYNC_n
似乎有四个问题:
- LVCMOS18处的这些线路将向 AFE 上的1.2V LVDS 缓冲器发送1.8V 电压。
- SYNCIN 是 AFE 上的差分输入、但连接到 FPGA 上单独的 CMOS 线路。
- DAC_TX_SYNC_n 是 FPGA 上连接到 AFE 上输入的输入。
- SYNCBOUT 未连接到任何地方(即使大概应该是 DAC_TX_SYNC_n)
我正在尝试了解需要如何将 SYNCBIN 与 SYNCBOUT 连接到 FPGA。 我的猜测是 SYNCBIN 应该是1.2V 运行以在连接到 ADC_RX_SYNC_n 的 FPGA 上实现 LVDS 1.2V 输出的 LVDS、而 SYNCBOUT 应该是1.2V 运行以进入连接到 DAC_TX_SYNC_n 的 FPGA 上的 LVDS 1.2V 输入。
这是错误吗? 我缺少什么吗?
谢谢!