This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE8000EVM:用于开发 CLKS 的软件和物理引脚

Guru**** 2318830 points
Other Parts Discussed in Thread: AFE8000EVM, LMK04828, AFE8000
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1294489/afe8000evm-software-and-physical-pins-for-working-out-clks

器件型号:AFE8000EVM
主题中讨论的其他器件: LMK04828AFE8000

您好!

我目前正在通过 AFE80xxCat 软件设置 AFE8000EVM。

我正尝试对 AFE8000EVM 进行 clk 规划、想要了解更多信息:

(有一点把我扔了、就是引用122.88MHz 的原理图和脚本、但现在意识到它是电路板上的100MHz)

我了解到 LMK04828 为 AFE8000提供了 REF (fref)和 SYSRef CLKS。

通过查看文档 AFE80xx_PLL_SBAA474_28July2021_V1p0_Release.pdf PG 7/117、我了解到、DAC 和 SERDES CLKS 是从频率或频率以及内部 Configuration_Guide_衍生出来的。

AFE8000上连接的"PLL 输出时钟"引脚是什么?

    

GUI:

时钟设置:

频率(MHz)= 500

ADC fs (MHz)= 3000

DAC FS (MHz)= 9000

TX 外部时钟模式(选择内部或外部)

RX 外部时钟模式(选择内部或外部)

Sysref 频率= 3.90625 (源自 LMK 输出 SDCLKOUT3p/n? 引脚13和14)

LMK 参数:

PLL 启用:(已启用)

LMK 频率时钟使能:(被启用)

LMK 输入 CLK:(1500)

FPGA 输入时钟:(250)

AFE8000_SampleConfig.xlsx 文件包含以下命令:

setupParams.lmkParams.lmkFrefClk=True

setupParams.LMK.lmkParams.inputClk=1500

setupParams.LMK.lmkParams.inputClkPllMode=10

setupParams.LMK.lmkParams.pllEn=True

setupParams.lmkParams.xtalFreq=100.0

setupParams.lmkParams.lmkVcoFreq=3000

setupParams.fpgaRefClk=250

通过打匹配我认为我已经解决的命令(如果我错了,请更正我):

软件 AFE8000_SampleConfig 和查询。
setupParams.lmkParams.lmkFrefClk=True LMK 频率时钟启用:(启用)这是否会启用(34和35)或(43和44)的引脚输入?
setupParams.LMK.lmkParams.inputClk=1500 LMK 输入时钟:(1500)该输入时钟在何处生成?它是如何导出的?
setupParams.LMK.lmkParams.inputClkPllMode=10  作为输入施加到 LMK_CLK_IN J18的外部10MHz 信号?
setupParams.LMK.lmkParams.pllEn=True

PLL 启用:(已启用)该选项是否仅启用1个内部 PLL、因为下面的数据表表明有2个?

(www.ti.com/.../lmk04828.pdf)

setupParams.lmkParams.xtalFreq=100.0 原理图上标有122.88MHz 的外部100MHz 晶体(输入)?
setupParams.lmkParams.lmkVcoFreq=3000 哪个引脚输出是 LMK 上的、它是通过双内部 VCO 生成的?
setupParams.fpgaRefClk=250  此输出是否连接到引脚40和41 OSCout?  

请注意、AFE8000EVM 是标准布局、并且尚未焊接组件。

我意识到这里有很多问题混杂在一起、非常抱歉、但如果能澄清任何问题、我们将不胜感激。

此致

奥利弗·福布斯-肖

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Oliver:

    "PLL 输出时钟"信号未在任何 AFE 引脚上输出。 使用内部 PLL 时、该时钟提供给 ADC、DAC 和串行器/解串器、如顶部时钟图2-1中所示。

    AFE 的 Sysref 来自 LMK04828的 SDCLKout3。  

    如果 LMK 将向 AFE 提供时钟、则会设置"setupParams.lmkParams.lmkFrefClk=True"参数。 如果设置为"真"、LMK 将启用 DCLKOUT2并向 AFE 提供时钟。 如果设置为"False"、DCLKOUT2将断电、并且必须在外部提供时钟。

    LMK 输入 CLK:(1500) 不在板上生成、需要从外部提供给 SMA J18、LMK_CLK_IN。 请注意、只有在 setupParams.LMK.lmkParams.pllEn 设置为"False"时、才使用 HIS 参数。

    当 etupParams.LMK.lmkParams.pllEn=True'时、LMK 中的两个 PLL 均已配置。

    原理图不正确、晶体应显示为100Mhz。  "xtalFreq"设置正确。

    对于'setupParams.lmkParams.lmkVcoFreq=3000':这不是 LMK 上的引脚。 基于这个值、将配置 LMK 以选择正确的内部 VCO。  

    'setupParams.fpgaRefClk'参数设置 DCLKOUT0和 DCLKOUT12的输出频率。  

    此致、

    大卫·查帕罗