This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:AFE7950:AFE7950 TI-JESD204B IP &通道

Guru**** 2468560 points
Other Parts Discussed in Thread: AFE7950EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1278845/afe7950evm-afe7950-afe7950-ti-jesd204b-ip-lanes

器件型号:AFE7950EVM

您好!  

我使用的是 AFE7950EVM、  我需要将 TI-JESD204B IP 用于以下电路板(Xilinx ZCU102 (xczu9eg-ffvb1156-2-e))。  

  1. 我从网站申请 TI-204B IP、并通过电子邮件回复参数表单(用例 CS1996701)、 但我从未 在安全资源中找到免费的 TI-204B IP。  因此、我再次通过 Web 请求 IP 应用、案例编号为 CS2022950。  如何 尽快获得此免费 JESD204 IP?
  2. 同时、我使用 Xilinx JESD204接口发送或接收数据。  是否提供用于调试 JESD204接口的 UI 工具? 在 AFE 侧、我使用"TI_IP_10Gbps_8 Lane_Config L.mk.py"、 配置如下:     

  • sysParams.fbEnable =[False ]*2     
  • sysParams。 LMFSHdTx  44210  和  sysParams。 LMFSHdTx  44210
  • sysParams。 FadcFb = 2949.12
  • sysParams。 Fdac = 2949.12*4
  • sysParams.ddcFactorRx =[6]*4  
  • sysParams.ducFactorTx =[24]*4
  • k =32  

因此、  

串行器/解串器速率= 9.8304Gbps

  • ADC 采样率= 2949.12MSPS
  • 抽取率  = 6
  • 接口速率  = 2949.12/6 = 491.52MSPS  
  • L-M-F-S-HD   =  4-4-2-1 -0  
  • DAC 采样率= 2949.12MSPS * 4 = 9830.4MSPS  
  • 抽取率  = 24
  • 接口速率  = 2949.12*4/24=491.52MSPS   
  • L-M-F-S-HD   =  4-4-2-1-0  

如果使用 Xilinx JESD204 IP,应该选择一个8通道 JESD 还是两个4通道 IP?

I confige 参数如下,我的理解是否正确?

  • L-M-F-S-HD  = 8-8-2-1-0?
  • SYSCLK (glbclk)=串行器/解串器速率/40 = 245.76MHz?
  • REFCLK = 122.88MHz?
  • sysref = 3.84MHz?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Xiao,

    已授予 TI-204C IP 的访问权限、您应该会收到一封电子邮件、其中包含要遵循的链接。  

    安全文件夹中提供的参考设计使用您上面提到的模式、因此一旦您可以访问 TI204c-IP、就可以使用此项目。  

    使用 Xilinx JESD204 IP 时、您应该选择一个8通道 IP。 LMFS 为88210、SYSCLK 为245.76MHz、而 sysref 为3.84MHz。 AFE 的 Fref 不应更改、应为491.52MHz。  

    此致、

    大卫·查帕罗  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好, David,

    感谢您的回复!

    1. 我在 AFE 端没有改变、Fref = 491.52MHz;

       使用 Xilinx JESD204 IP、我选择一个8通道 IP。 LMFS 为88210、SYSCLK 为245.76MHz;

       我选择  REFCLK 是 FPGA GTH 的122.88MHz (来自7950EVM)。  此配置是否正确? ? ?

    2. 由于 Xilinx JESD204的物理层  为32位;  如果我选择  LMFS 为8821,TX_tdata 的数据位为32*8=256位;  

    LANE_DAC_TO_GT_MAP{4、5、6、7、3、0、2、1} (来自 JESD_LINK_PARAMS.vh)

    AFE 通道 AFE DAC 通道编号 FPGA TX IP 通道编号 信号数据
    TxA_I 0 1 {AI1、AI0}、{AI3、AI2}、...
    TxA_Q 1 2 {Bq1、Bq0}、{BQ3、Bq2}、...
    TXB_I 2 0 {AI1、AI0}、{AI3、AI2}、...
    TXB_Q 3 3 {Bq1、Bq0}、{BQ3、Bq2}、...
    TxC_I 4 7 {Dq1、Dq0}、{Dq3、Dq2}、...
    TxC_Q 5 6 {DI1、DI0}、{DI3、DI2}、...
    TXD_I 6 5 {CQ1、Cq0}、{Cq3、Cq2}、...
    TXD_Q 7 4 {CI1、CI0}、{CI3、CI2}、...

    这里,I1,Q1,... 是16位(一个帧/采样数据位)

    因此、TX_tdata 被连接到{{CI1、CI0}、 {CI3、CI2}、{CQ1、Cq0}、  {Cq3、Cq2}、{DI1、DI0  }、{DI3、DI2}、{Dq1、Dq0}、{Dq3、Dq2}、{Bq1、Bq2}、{Q3、Bq2}、Bq2}      针对 Xilinx JESD204 IP 的{AI1、AI0}、{AI3、AI2}、{Bq1、Bq0}、{BQ3、Bq2}、{AI1、AI0}、{AI3、AI2}、总共256位。

    此数据物理映射器 关系是否正确? ? ?

    以及 TxA 的 I/Q 数据是否由 lane0/lane1传输? ? ?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Xiao,

    参考时钟应设置为您在收发器向导中选择的频率。 使用 TI IP 时、我们选择与 SYSCLK 相同的基准时钟频率。  

    您显示的数据物理映射器关系看起来是正确的、但 我无法确定、因为我对 Xilinx JESD204 IP 不熟悉。  

    我看到您可以访问我们的 TI 204C IP。 您有机会了解一下吗? 我们为您提供了适合您所查看模式的参考设计。

    此致、

    大卫·查帕罗