大家好、我参考的是 SBASAG6–2023年5月对于 AFE7950-SP 器件、我想问一下 SYNCIN/SYNCOUT LVDS 接口的电气特性。 特别是、我想了解有关 SYNCIN+/-接口的最小/最大输入共模电压和输入差分电压摆幅的更多信息。 同样、是否有数据可用于 SYNCOUT+/-接口的最小/最大输出共模电压和输出差分电压摆幅? 这些参数或任何估计值都可以帮助我进行最坏情况下的分析工作。 提前感谢。

This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、我参考的是 SBASAG6–2023年5月对于 AFE7950-SP 器件、我想问一下 SYNCIN/SYNCOUT LVDS 接口的电气特性。 特别是、我想了解有关 SYNCIN+/-接口的最小/最大输入共模电压和输入差分电压摆幅的更多信息。 同样、是否有数据可用于 SYNCOUT+/-接口的最小/最大输出共模电压和输出差分电压摆幅? 这些参数或任何估计值都可以帮助我进行最坏情况下的分析工作。 提前感谢。

尊敬的 Jack:
对于 LVDS 输入、我们只具有您在数据表中看到的典型规格。 我们的团队仍在检查我们拥有的这些数据的任何数据、但我还不期待任何数据。
我 想 说明的一点是、对于同步信号、 AFE 还支持使用 CMOS 同步信号、这些信号与规范中 CMOS I/O 部分的特性相同、并可以分配给任何可用的 GPIO 引脚。 如果使用64b66b 编码、则不使用 SYNC 信号、因此不适用此规范、如果使用8b10b、则通常建议使用 CMOS 同步信号、因为这可以减少 AFE 和 FPGA 上使用的引脚数、并使在电路板上进行布线更容易。
此致、
David Chaparro