This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AWR2243:SOP 模式和引导顺序

Guru**** 2551110 points
Other Parts Discussed in Thread: AWR2243, AWR1243

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/sensors-group/sensors/f/sensors-forum/885051/awr2243-sop-modes-and-boot-sequence

器件型号:AWR2243
Thread 中讨论的其他器件: AWR1243

我们在定制板上使用 AWR2243、并尝试使芯片加电。  我们以前在 AWR1243方面有过经验。  在查看示例 DFP 固件时、它们似乎都将芯片设置为 SOP 模式4 (SOP0 = 0、SOP1 = 0、SOP2 = 1)。  器件文档未提及此 SOP 模式、因此我想验证是否是正确的 SOP 模式、以下载新的固件映像并启动芯片。

我们修改 了 mmWaveLink_Cascade 示例目录中的 mmWave_example.c。

我们看到的自变量是、加电时、释放芯片复位后、~12ms 后、我们将得到一个中断高电平事件。  随后、我们将一系列同步序列发送到器件、但器件永远不会响应、最终我们将超时等待中断线变为低电平(从未如此操作)。

问题:

 1. SOP 模式4是引导和下载 AWR2243的正确模式吗?  我们还尝试了 SOP 模式1、但结果相同。

2. 同步序列是否存在差异或会导致此行为的任何差异?  我们在代码中看不到任何内容、但可能缺少一些内容。

3. 我已经用示波器验证了 MCLK、NCS、中断线路等的行为  我确实看到、MISO 在 SPI 的前几个字中变为高电平、然后在 RL_driver 搜索同步字符时被拉低、但未找到任何字符。

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    您的设计是级联还是单芯片?

    谢谢你

    Cesar

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它是级联的、但我目前只是尝试让一个芯片进行通信。  我已经验证了电源轨和时钟输入。  我们的时钟输入从单个源进行缓冲、而不是链接在一起。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Erik、

    1.如果您需要通过 SPI 下载固件、则此处的 SOP 设置错误。 这是正确的 SOP 模式4 (SOP0 = 1、SOP1 = 0、SOP2 = 0)设置。

    2.与 AWr1243相比、AWR2243的硬件连接和电源定序是相同的;即使所有 SPI 字节序列(SYNC/CNYS)格式都是相同的。  

    3.确保在从 AWR2243器件获得 HostIRQ 高电平后、CNYS 模式(0x5678 0x8765 0xFFFF 0xFFFF 0xFFFF 0xFFFF 0xFFFF 0xFFFF 0xFFFF 0xFFFF 0xFFFF   0xFFFF:16字节)已被写入。 根据这种模式、AWR 器件将使 HostIRQ 线路处于低电平、然后主机可以开始从该线路读取数据(从0xABCD 0xDCBA...开始)。

    此致、

    Jitendra