This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDC7201:关于 TDC7201 SCH 设计

Guru**** 2609955 points
Other Parts Discussed in Thread: TDC7201

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/sensors-group/sensors/f/sensors-forum/593495/tdc7201-about-tdc7201-sch-design

器件型号:TDC7201

尊敬的支持团队:

我的客户正在使用 TDC7201、他们有以下问题:

他们是否应该在连接 btw start1/start2、stop1/stop2和 FPGA 上添加36.5欧姆电阻器?  

2. 在我们的参考设计 SNAU198A 中、R16的功能是什么?

3. J4、J5、J7 和 J8处有50欧姆的下拉 电阻, 是否用于长电缆的阻抗匹配?  

 

 

 

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Vera、

    这取决于线路上的预期电流。 这些引脚上的最大输入电流为5mA。 如果 FPGA 的输出允许更大的电流、则可能需要使用限流电阻器。

    在本 EVM 中、一次只有一个 TDC 输出数据、因此两条 SPI 输出线短接、因此 MSP430上只需使用一个引脚。

    3、是的、这用于阻抗匹配。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Scott、

    另一个问题:

    TDC 16M 时钟是否可以使用 LVDS 摆幅? 客户希望使用通过变压器从差动转换为 SE 的3.3V LVDS 时钟、是否正常?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Vera、

    只要它们转换为单端、这应该是正常的。

    此致、